数字电路复习题Word文件下载.docx
- 文档编号:13874959
- 上传时间:2022-10-14
- 格式:DOCX
- 页数:18
- 大小:248.27KB
数字电路复习题Word文件下载.docx
《数字电路复习题Word文件下载.docx》由会员分享,可在线阅读,更多相关《数字电路复习题Word文件下载.docx(18页珍藏版)》请在冰豆网上搜索。
A.100011B.100011
C.110101D.1101000
6.将二进制数11001.01转换为十进制数是(B)
A.20.25B.25.25
C.25.2D.25.1
7.十——二进制转换:
(117)10=(A)2
A.1110101B.1110110
C.1100101D.110101
判断题
1.数字信号是离散信号,模拟信号是连续信号。
(√)
2.格雷码具有任何相邻码只有一位码元不同的特性。
3.8421码又称BCD码,是十进制代码中最常用的一种。
8421码属于恒权码。
(√)
4.直接对模拟量进行处理的电子线路称为数字电路。
(X)
填空题
1.自然界物理量按其变化规律的特点可分为两类,为模拟量和数字量。
2.数字信号的特点是在时间上和数量上都是离散变化的。
3.(167)10=(10100111)2=(000101100111)8421BCD。
4.(193)10=(C1)16=(000110010011)8421BCD。
5.二进制数01011001对应的十六进制数(59)16,表示十进制数是89。
6.BCD余3码100001011001对应的十进制数526,表示成BCD8421码是010100100110。
7.(101101)2=(45)10=(01000101)8421BCD。
第二章逻辑代数基础
1.在何种输入情况下,“或非”运算的结果是逻辑1。
(C)
A.全部输入是1B.任一输入是1
C.全部输入是0D.仅一输入是0
2.在何种输入情况下,“与非”运算的结果是逻辑0。
A.全部输入是0B.任一输入是0
C.全部输入是1D.仅一输入是0
3.逻辑代数中,基本逻辑运算是(B)
A.异或、同或B.与、或、非
C.加减乘除D.与非、或非、与或非
4.逻辑代数中,基本逻辑运算是(B)
A.与非、或非、与或非B.与、或、非
C.交换律、分配律、结合律
5.下面逻辑式中,正确的是(B)
A.A⊕B=AB+A′B′B.A+AB=A
C.(A+B)′=A′+B′D.A+1=A
6.下面逻辑式中,正确的是(B)
A.A⊕B=AB+A′B′B.(A+B+C)′=A′B′C′
C.(ABC)′=A′B′C′D.A+BC=A
7.下面逻辑式中,不正确的是(C)
A.(A⊕B)′=AB+A′B′B.A+BC=(A+B)(A+C)
C.(ABC)′=A′B′C′D.(A+B+C)′=A′B′C′
8.关于最简与或式描述正确的是(B)
A.和标准与或式是同一个概念B.表达式中乘积项最少,且每个乘积项的变量个数最少
C.和最小项之和表达式是同一个概念D.每个函数的最简与或式都是唯一的
9.最简与或式的标准是(C)
A.表达式中乘积项最多,且每个乘积项的变量个数最多
B.表达式中乘积项最少,且每个乘积项的变量个数最多
C.表达式中乘积项最少,且每个乘积项的变量个数最少
D.表达式中乘积项最多,且每个乘积项的变量个数最多
10.下列最小项中哪一项不是ABC′D的相邻项(C)
A.ABCDB.A′BC′D
C.AB′CD′D.ABC′D′
11.逻辑项ABC′D的相邻项是(A)
A.ABCDB.A′BCD
C.AB′CD′D.ABCD′
12.根据A(B+C)=AB+AC,可得A+BC=(A+B)(A+C),其中使用了(D)
A.德.摩根定理B.代入定理
C.反演定理D.对偶定理
13.根据A+AB=A,可得A+ABCD=A,其中使用了(A)
A.代入定理B.反演定理
C.对偶定理D.德.摩根定理
14.(C)是分析和设计数字电路的重要工具,利用它可以把实际问题抽象为逻辑函数来描述,来解决逻辑电路的设计和分析问题。
A.卡诺图B.算术代数
C.逻辑代数D.组合逻辑
15.逻辑函数中的最小项,(B)。
A.任何两个不同的最小项乘积为1。
B.所有最小项的“和”等于1。
C.所有最小项的乘积为1。
D.任何两个不同的最小项的“和”为0。
16.卡诺图是利用基本公式(A)实现多变量函数化简
A.AB+AB′=AB.(A+B)′=A′·
B′
C.A+A′=1D.A+B=B+A
17.(A)是利用基本公式AB+AB’=A实现多变量函数化简
A.卡诺图B.逻辑图
C.状态转换图D.电路图
18.如图所示,函数Y=AB+AB′C+A′BC的卡诺图化简法表示正确的是………(C)
A.(a)正确B.(b)正确
C.(c)正确D.(d)正确
19.如图所示,函数Y=BC+AB′C+ABC′的卡诺图化简法表示正确的是……(C)
1.数字电路中用“1”和“0”分别表示两种状态,二者无大小之分。
2.AB+BC+AC可化简为AB+BC。
(X)
3.B+A′C+A(BC)′可化简为A+B+C。
4.A+1=A(X)
5.四个“与非”门可组成一个“异或”门(X)
6.条件A′BC=0且ABC=0可以写成A′BC+ABC=0(√)
7.A′B′C+A′BC=A′C(√)
8.因为逻辑表达式A+B+AB=A+B成立,所以AB=0成立。
9.异或函数与同或函数在逻辑上互为对偶函数。
1.逻辑函数式Y=A(B+C)·
1的对偶式是A+BC+0.
2.利用反演定理,已知Y=A(B+C),求反函数Y′=A′+B′C′.
3.(A+B+C)′=∑m(0)=∏M(1,2,3,4,5,6,7)。
第三章门电路
1.场效应管包括三极,分别是…………(B)。
A.发射极、基极、集电极B.源极、漏极、栅极
C.截止区、饱和区、放大区
2.晶体三极管包括三极,分别是…………(A)。
A.发射极、基极、集电极B.源极、漏极、栅极
3.TTL电路在正逻辑系统中,以下各种输入中相当于输入逻辑“1”………(A)。
A.悬空B.通过电阻50Ω接地
C.通过电阻510Ω接地D.接地
4.TTL电路在正逻辑系统中,以下各种输入中相当于输入逻辑“0”的是……(D)
A.悬空B.通过电阻2.7kΩ接电源
C.通过电阻2.7kΩ接地D.通过电阻510Ω接地
5.CMOS集成电路比TTL集成电路具有(B)特点,是目前应用广泛的集成电路之一。
A.功耗高B.电压控制、功耗低
C.集成度大
6.数字器件是利用半导体的(B),按其工艺结构不同分为TTL器件和CMOS器件。
A.饱和区B.开关特性
C.放大区D.截止区
7.74系列TTL电路如下图所示,则图中的输出状态Y为……………………(A)
A.高电平 B.低电平
C.高阻态
8.如图所示,该电路图是一个………………………………………(B)
A.反相器B.传输门
C.漏极开路门D.三态门
1.半导体二极管具有单向导电性(√)
1.漏极开路门的英文缩写为OD门,集电极开路门的英文缩写为OC门
2.数字集成电路中,TTL集成电路采用双极型三极管作为开关器件;
CMOS集成电路采用MOS管作为开关器件。
3.门电路的输入、输出高电平赋值为1,低电平赋值为0,这种关系称为正逻辑关系。
4.门电路的输入、输出高电平赋值为0,低电平赋值为1,这种关系称为负逻辑关系。
5.三极管可工作在截止区、放大区和饱和区。
第四章组合逻辑电路
1.全加器是指…………………………(B)。
A.两个同位的二进制相加
B.两个同位的二进制数及来自低位的进位三者相加
C.两个同位的二进制相与
2.半加器是指…………………………(B)。
A.两个同位的二进制相与
B.两个同位的二进制相加
C.两个同位的二进制数及来自低位的进位三者相加
3.用四选一数据选择器实现函数Y=A1A0+A1′A0,则………………………(D)。
A.D0=D1=1,D2=D3=0B.D0=D2=1,D1=D3=0
C.D0=D1=0,D2=D3=1D.D0=D2=0,D1=D3=1
4.组合逻辑电路和时序逻辑电路的最大区别是……………………………(D)。
A.电路中晶体管的工作状态B.电路所处理的信号
C.构成电路的半导体器件D.电路是否有记忆能力
5.组合逻辑电路和时序逻辑电路比较,其差异在于后者………………(B)。
A.有时钟信号B.包含存储电路
C.输出只与当时输入有关D.输出与当时输入无关
6.组合电路中,消除竞争冒险的常用方法有………………………………(D)。
A.引入封锁脉冲,引入选通脉冲B.接入滤波电容
C.修改逻辑设计增加冗余项D.A,B和C都是
7.组合电路的分析是指……………………………………………(C)。
A.已知逻辑要求,求解逻辑图的过程B.已知函数表达式,求解逻辑图的过程
C.已知逻辑图,求解逻辑功能的过程
8.十六路数据选择器,其地址输入(选择控制输入)端有()个………(B)。
A.8B.4C.16D.2
9.四路数据选择器,其地址输入(选择控制输入)端有()个…………(B)
A.1B.2C.3D.4
10.属于组合逻辑电路的部件是………………………………(A)
A.译码器
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 数字电路 复习题