西大成人教育数字电子技术期末考试复习题及参考答案Word文件下载.docx
- 文档编号:13582132
- 上传时间:2022-10-11
- 格式:DOCX
- 页数:27
- 大小:259.69KB
西大成人教育数字电子技术期末考试复习题及参考答案Word文件下载.docx
《西大成人教育数字电子技术期末考试复习题及参考答案Word文件下载.docx》由会员分享,可在线阅读,更多相关《西大成人教育数字电子技术期末考试复习题及参考答案Word文件下载.docx(27页珍藏版)》请在冰豆网上搜索。
)。
A输入数字量的位数,位数越多分辨率越高。
B输出模拟电压UO的大小,UO越大,分辨率越高。
C参考电压UREF的大小,UREF越大,分辨率越高
D运放中反馈电阻的大小,电阻越大,分辨率越高。
5十进制数3.625的8421BCD码分别为(
A11.001
B0011.011000100101
C11.011000100101
D11.101
6一个有10条地址线16条位线的ROM,其存储容量为(
A10×
16位
B1k×
C10×
4位
D1k×
7移位寄存器是既能寄存数码,又能在时钟脉冲的作用下使数码向高位或向低位移动,由D触发器构成的移位寄存器如下图所示,初始状态为0,若D0D1D2
D3为1010,经过3个脉冲后的Q0Q1Q2Q3的状态为(
A0000
B0001
C0010
D0100
D
8下图所示电路是(
)
。
A无稳态触发器
B单稳态触发器
C双稳态触发器
D多谐振荡器
9要构成五进制计数器,至少需要(
)个触发器。
A2
B3
C4
D5
10下列说法中正确的是(
A译码器、计数器都是时序逻辑电路
B编码器、数值比较器、移位寄存器都是组合逻辑电路
C全加器、寄存器都是组合逻辑电路
DN进制计数器可以实现N分频
11下列数中,最大的数是
(
A(65)8
B(111010)2
C(57)10
D(3D)16
12八选一数据选择器74151组成的电路如图所示,则输出函数为(
A
B
C
D
13串行加法器的进位信号采用( )传递,并行加法器的进位信号采用( )传递。
A超前,逐位
B逐位,超前
C逐位,逐位
D超前,超前
14将三角波变换为矩形波,需选用()。
A单稳态触发器
B施密特触发器
CRC微分电路
D双稳态触发器
15某时序逻辑电路的波形如图所示,
由此判定该电路是
A二进制计数器
B十进制计数器
C五进制计数器
D移位寄存器
16集成单稳态触发器的暂稳维持时间取决于(
A触发脉冲宽度
B电源电压
C外接定时电阻电容
D稳态时间
17全加器逻辑符号如图所示,
当Ai=“0”,Bi=
“0”,Ci-1=“1”
时,Ci和Si分别为(
ACi=0,Si=1
BCi=1,Si=0
CCi=1,Si=1
DCi=0,Si=0
18逻辑函数:
化简后的结果为()
AB
BA
CA+B
DAB
二.多选题(共9题,19.8分)
1欲使JK触发器按Qn+1=Qn工作,可使JK触发器的输入端()。
AJ=K=0
J=Q,K=0
ABD
2在下列逻辑部件中,属于时序逻辑电路的是()。
A数据分配器
B数据选择器
C计数器
D寄存器
CD
3脉冲整形电路有()。
A多谐振荡器
C施密特触发器
D555定时器
BC
4在下列逻辑部件中,属于组合逻辑部件的是()。
A译码器
B编码器
C全加器
ABC
5下列哪种器件中存储的信息在掉电以后不丢失()。
A静态RAM
BEPROM
CEEPROM
DPAL
BCD
6以下代码中为无权码的是()。
A8421BCD码
B5421BCD码
C余三码
D格雷码
7逻辑函数表示方法中具有唯一性的是()。
A卡诺图
B真值表
C逻辑图
D表达式
AB
8下列几种说法中正确的是()。
A任何逻辑函数都可以用卡诺图表示
B逻辑函数的卡诺图是唯一的
C同一个卡诺图化简结果可能不是唯一的
D卡诺图中1的个数和0的个数相同
9以下代码中为有权码的是(
)
C2421码
D余3码
三.填空题(共12题,26.4分)
1将2004个“1”同或起来得到的结果是()。
第一空:
1
2一个八位D/A转换器的最小输出电压增量为0.02V,当输入代码为01001101时,输出电压为()。
1.54V
3在下图用555定时器组成的施密特触发电路中,它的回差电压等于()。
2V
4一个5位的二进制加计数器,由00000状态开始,经过75个时钟脉冲后,此计数器的状态为()
01011
5将模拟信号转换为数字信号应采用(
A/D转换器
6在函数F=AB+CD的真值表中,F=1的最小项个数有()个。
7
7用4K×
4位的SRAM设计8K×
8位的存储器系统需要的芯片数为()片。
4;
四
8如果要将一个最大幅值为10.23V的模拟信号转换为数字信号,要求模拟信号每变化10mV能使数字信号最低位(LSB)发生变化,那么应选用()位的A/D转换器。
10;
十
9用4K×
10逻辑电路如图所示,已知Q2端输出脉冲的频率为f,则输入时钟脉冲CP频率为()。
4f
11在A/D转换中,输入模拟信号中最高频率分量是10kHz,则最低取样频率是()。
20kHz
12已知时钟脉冲频率为fcp,欲得到频率为0.2fcp的矩形波应采用(
)进制计数器。
5
四.简答题(共5题,11.0分)
1组合逻辑电路的输入A,B,C及输出F的波形如下图所示,要求列出输
出F的最简与-或表达式。
(手写答题卡,拍照上传)
(5分)
2八选一数据选择器74151组成的电路如图所示,写出其输出函数最简与-或表达式。
3设触发器的初始状态为0,已知时钟脉冲CP及A、B端的波形如图所示,写出电路的驱动方程、状态方程。
4用卡诺图化简函数:
(3分)
由卡诺图得最简逻辑表达式为:
(2分)
5写出Y=A(B+C)+CD的最小项表达式。
五.计算题(共1题,3.2分)
110位R-2R网络型D/A转换器如图所示。
求:
(1)求输出电压的取值范围;
(2)若要求输入数字量为二进制数1000000000时输出电压vO=-2.5V,试问VREF应取何值?
一.单选题(共16题,35.2分)
1集成单稳态触发器的暂稳维持时间取决于(
A、触发脉冲宽度
B、电源电压
C、外接定时电阻电容
D、稳态时间
2
分析下图所示异步时序逻辑电路,该电路Q1Q0的初始状态为00,经过7个时钟脉冲后它们的状态为(
A、00
B、01
C、10
D、11
3不适合对高频信号进行A/D转换的是(
A、并联比较型
B、逐次逼近型
C、双积分型
D、不能确定
4下图所示电路是(
A、无稳态触发器
B、单稳态触发器
C、双稳态触发器
D、多谐振荡器
5集成555定时器的典型应用有:
、
和单稳态触发器三种。
()
A、计数器、存储器
B、编码器、译码器
C、寄存器、数据选择器
D、施密特触发器、多谐振荡器
6全加器逻辑符号如图所示,
A、Ci=0,Si=1
B、Ci=1,Si=0
C、Ci=1,Si=1
D、Ci=0,Si=0
答案解析:
7为了把串行输入的数据转换为并行输出的数据,可以使用(
)
A、寄存器
B、移位寄存器
C、计数器
D、存储器
8为了提高多谐振荡器频率的稳定性,最有效的方法是(
A、提高电容、电阻的精度
B、提高电源的稳定度
C、采用石英晶体振荡器
D、保持环境温度不变
9一个四位串行数据,输入四位移位寄存器,时钟脉冲频率为1kHz,经过(
)可转换为4位并行数据输出。
A、8ms
B、4ms
C、8µ
D、4µ
10存储8位二进制信息要(
)个触发器。
A、2
B、3
C、4
D、8
11数-模转换器为达到转换精度,若仅根据分辨率考虑,当要求精度达到±
A、10位
B、11位
C、9位
D、8位
12一个四位串行数据,输入四位移位寄存器,时钟脉冲频率为1kHz,经过(
13下列数中,最大的数是
A、(65) 8
B、(111010) 2
C、(57) 10
D、(3D) 16
14要构成五进制计数器,至少需要(
D、5
15十进制数3.625的二进制数为(
A、11.11
B、11.101
C、11.01
D、11.001
16八路数据选择器,其地址输入端(选择控制端)有(
A、8个
B、2个
C、3个
D、4个
1逻辑函数表示方法中具有唯一性的是()。
A、卡诺图
B、真值表
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 成人教育 数字 电子技术 期末考试 复习题 参考答案
![提示](https://static.bdocx.com/images/bang_tan.gif)