计算机组成原理第5章部分习题参考答案Word文件下载.docx
- 文档编号:13529468
- 上传时间:2022-10-11
- 格式:DOCX
- 页数:12
- 大小:156.14KB
计算机组成原理第5章部分习题参考答案Word文件下载.docx
《计算机组成原理第5章部分习题参考答案Word文件下载.docx》由会员分享,可在线阅读,更多相关《计算机组成原理第5章部分习题参考答案Word文件下载.docx(12页珍藏版)》请在冰豆网上搜索。
(1)实现该存储器所需芯片数量
(2)若将这些芯片分装在若干块板上,每块板的容量是4K×
8,该存储器所需的地址线的总位数是多少?
其中几位用于选板?
几位用于选片?
几位用作片内地址?
(1)需要16组来构成16K,共需芯片16×
8=128片
(2)需要的地址线总位数是14位。
因为共需4块板,所以2位用来选板,板内地址12位,片内地址10位。
1
每块板的结构如下图
2
4块板共同组成16K×
8存储器的结构图
【5-15】某半导体存储器容量16K×
8,可选SRAM芯片的容量为
4K×
4;
地址总线A15~A0(A0为最低位),双向数据总线D7~D0,由R/W线控制读写。
设计并画出该存储器的逻辑图,并注明地址分配、片选逻辑和片选信号的极性。
注:
采用全译码方式方案
片内地片
A0
A1A3A2A8A9A7A6A5A4A12A15A14A13A11A10
00000000000000004K
1111111000011111
00001000000000004K
1000111111111111
4K0000000010000000
1111111111110010
00000000001100004K
1
0
时分别选定,11,为A1200,0110,,恒为,由以上真值表可知,采用全译码方式,A15A140A13RAM芯片。
可以写出片选逻辑表达式的组不同的44K
3
64KB的存储器芯片构成16K×
1的DRAM【5-17】用容量为画出该存储器的结构框图
(1)微秒内至少要访存一次,试问采用哪种刷新方式1CPU在微秒,
(2)设存储器的读写周期均为0.5比较合理?
相邻两行之间的刷新间隔是多少?
对全部存储单元刷新一遍所需的实际刷新时间是多少?
解:
)
(若看不清可以从”视图”菜单中调整显示比例结构框图如下
(1)
4
(2)由于存储器芯片规格为16K×
1,所以,其芯片内部的存储矩阵是128×
128的存储矩阵。
若采用集中刷新方式,则死区为0.5×
128=64微秒。
而CPU1微秒至少访存一次,长达64微秒的死区显然极为不合理。
若采用分散刷新方式,则需要将系统存取周期增加至1微秒,降低了整机速度,且刷新过于频繁。
所以,应该采用异步刷新方式,假设允许的最大刷新间隔是2ms,则相邻两行刷新间隔为2ms/128
=15.625微秒。
全部存储单元刷新一遍实际时间是
0.5*128=64微秒
【5-18】有一个8位机,采用单总线结构,地址总线16位(A15~A0),数据总线8位(D7~D0),控MREQW高电平为读命令,低电平为写((低电平有效允许访存)和制总线与主存有关的信号有R/)。
命令为用户程序区;
芯片组成;
从8192~327678191为系统程序区,有ROM主存地址分配如下:
从0~)。
)2K地址空间为系统程序工作区(上述地址均为十进制,按字节编址最后(最大地址。
从上述规格中选用芯SRAM8K×
8的2K,×
8,4K×
8,现有下列存储芯片:
8K×
8的ROM,16K×
1的连接。
片设计该机的存储器,画出主存的连接框图,并注意画出片选逻辑及与CPU注:
该题首先应将十进制的单元数转换成对应的地址空间。
,程序工作区7FFFH(24K)(8K),用户程序区2000H~可得系统程序区为0000H~1FFFH(8191)片。
2K×
8RAM1×
8ROM一片,8K×
8RAM3片,8000H~87FFH(2K)。
所以,选用8K片选片内地址A0
A2A4A6A8A10A12A14A15A13A11A9A7A5A3A1
00000000000000008K
1111111001111101
00001000000000008K1111111011110111
8K
0000000010000000
1111111111110011
00000000001100008K
1111011111111111
01000000000000002K
11
空间片内地址A14,A15由真值表分析可知,可以用2K译码器进行片选,由于最后3-8通过A13,11只有位,所以,通过一个或门共同参与片选工作。
5
连接图如下
;
可选随机读写区,可选EPROM芯片为4K×
8【5-19】某半导体存储器容量15KB,其中固化区8KBW控,R/~4,2K×
4,1K×
4.地址总线A15~A0,双向数据总线D7D0,可选7KBSRAM芯片有:
4K×
为低电平时允许存储器工作。
设计并画出该存储器逻辑图,注明地址分配,片选逻制读写,MREQ辑,片选信号极性等。
22KRAM,2片×
4的RAM,4K4K解:
该题采用全译码方案,选用2片×
8的ROM,2片×
4的片1K×
4的RAM。
片选A14A13A1500000000000000101
片内地A1A9A10A11A12A8A7A6A5A4A3A2A000000000000004K
1111101111111
00001000000004K1111111111111
4K
0000000000000
1
01
6
00000000
1111
00000000000012K
1111110111111
00100010000001K
11
进行片1110,的四个不同状态,00,01,由上表分析可知,A15,A14恒为零,可以通过A13,A12选,采用全译码方式,片选逻辑如下:
0CS,片选0FFFH=4K的ROM地址是0000H~0Y1CSROM地址是1000H~1FFFH,片选=的4K1Y2CS2FFFH,片选=地址是4K的RAM2000H~2Y3CS3Y,片选=A11+~的2KRAM地址是3000H37FFH3CS4Y=A10+,片选地址是1K的RAM3800H~3BFFH+11AENMREQ+A14+A15
=
,图中未画出。
~的片内地址线为的~A10A0,1KRAMA9A0片内地址线为的连接图如下:
2KRAM
~64KB位,某计算机地址总线5-20【】16访存空间。
FC00空间占用外围设备与主存统一编址,I/O构成主存储器,设计并画出该存储器逻辑图,并画出芯片地址线,芯片2164。
现用FFFFH(64K*1)时不访问主存。
动态刷新数据线与总线的连接逻辑以及行选信号和列选信号的逻辑式,使访问I/O7
逻辑暂不考虑。
I/O空间为1111110000000000~1111111111111111.可以看出,A15~A10恒为1.所以,当A15~A10不全为1时为主存的地址空间,此时应产生低电平片选:
CSMREQ=A15*A14*A13*A12*A11*A10+
【5-25】设某计算机主存容量为4MB,Cache容量为16KB,每块包含8个字,每字32位,设计一个4路组相联映像(即Cache每组内有4个块)的Cache组织,要求:
(1)画出主存地址字段中各段的位数
(2)设Cache的初态为空,CPU依次从主存第0,1,2,3,…99号单元读出100个字(主存一次读出一个字),并重复按此次序读8次,问命中率是多少?
(3)若Cache的速度是主存的6倍,试问有Cache和无Cache相比,速度提高了多少倍?
(1)主存容量4MB,所以地址共22位。
每块为8×
4=32字节,所以块内地址是5位。
4块为一组,所以组内块地址是2位。
每组共32×
4=128字节,Cache为16KB,共16KB/128B=128个组。
所以组地址7位。
主存可以分为4MB/16KB=256个区。
所以区地址是8位。
(2)分析:
由于Cache的初态是空的,所以CPU访问0号字单元时未命中,此时需调入CACHE的0号块,由于Cache每块有8个字,0~7号单元的内容被调入Cache,故后续访问1~7号字单元时命中。
以此类推,主存第0、1、2…、99号字单元分别在0、1、2….12块中,所以CPU第一遍访问0~99号单元的过程中,每个块第1个单元均不命中,故共有13次未命中。
而第二遍到8
第八遍访问时由于所有信息均已调入Cache,所以全部命中。
命中率=(800-13)/800=98.375%
(3)设访问一次Cache需要时间为t,则访问一次主存需要时间为6t.
没有Cache时,访问主存需时间6t;
有Cache时,访问主存的时间是6t*(1-98.375%),访问Cache的时间98.375%t,平均的访问时间为:
6t*(1-98.375%)+98.375%t=1.08125t
所以,速度提高为:
6t/1.08125t≈5.5倍。
9
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 计算机 组成 原理 部分 习题 参考答案