二电子技术知识.doc
- 文档编号:1258198
- 上传时间:2022-10-19
- 格式:DOC
- 页数:6
- 大小:50KB
二电子技术知识.doc
《二电子技术知识.doc》由会员分享,可在线阅读,更多相关《二电子技术知识.doc(6页珍藏版)》请在冰豆网上搜索。
(二)电子技术知识
1.晶体管放大器的输入电阻即为输出电阻,且等于晶体管的内阻。
(×)
2.采用阻容耦合的多级放大电路,前后级的静态工作点相互影响。
(×)
3.采用直接耦合的多级放大电路,前后级的静态工作点相互影响。
(√)
4.分立元件组成的多级放大电路的耦合方式通常采用阻容耦合。
(√)
5.多级放大电路间的耦合方式是指信号的放大关系。
(×)
6.多级放大电路总的电压放大倍数等于各级电压放大倍数之积。
(√)
7.多级放大电路总的电压增益等于各级电压增益之和。
(√)
8.多级放大电路总的输入电阻等于第一级放大电路的输入电阻。
(√)
9.多级放大电路总的输出电阻等于第一级放大电路的输出电阻。
(×)
10.直流放大器主要放大直流信号,但也能放大交流信号。
(√)
11.克服零点漂移最有效的措施是采用交流负反馈电路。
(×)
12.硅稳压二极管稳压电路只适用于负载较小的场合,且输出电压不能任意调节。
(√)
13.差动输入级是决定集成运算放大器性能最关键的一级,要求本级零点漂移小,共模抑制比高,输入阻抗尽可能低。
(√)
14.共射极输出放大电路就是一个电压串联负反馈放大电路。
(×)
15.非线性失真包括饱和失真、截止失真和交越失真等。
(√)
16.放大电路的静态工作点过低造成的非线性失真称为截止失真。
(×)
17.射极输出器是典型的电压串联负反馈放大电路。
(√)
18.负反馈能改善放大电路的性能指标,将使放大倍数增大。
(×)
19.集成运放电路线性应用必须加适当的负反馈。
(√)
20.集成运放电路只能应用于运算功能电路。
(×)
21.集成运放电路非线性应用要求开环或加正反馈。
(√)
22.集成运放电路非线性应用必须加适当的负反馈。
(×)
23.OCL功率放大器的主要特点是易于集成化。
(√)
24.OTL功率放大器的主要特点是易于集成化。
(×)
25.集成功率放大器的输出功率大、效率高。
(√)
26.RC移相式振荡电路由两级放大电路和反馈电路组成。
(×)
27.RC移相式振荡电路至少由3级放大电路组成。
(√)
28.变压器反馈式LC振荡电路很容易起振,且效率较高。
(√)
29.变压器反馈式LC振荡电路频率稳定度较高,但波形不够理想。
(×)
30.石英晶体振荡电路的频率稳定性较高。
(√)
31.并联型石英晶体振荡电路振荡时对频率的信号放大倍数最小。
(×)
32.串联型石英晶体振荡电路振荡时对频率的信号放大倍数最大。
(√)
33.利用三端集成稳压器组成稳压电路,其输出电压不能高于稳压器的最高输出电压。
(√)
34.为了获得更大的输出电流,可以把多个三端集成稳压器直接并联使用。
(√)
35.三端集成稳压器的输出电压有正、负之分。
(√)
36.78××系列集成稳压器的电阻值可用万用表R×lk档测得。
(√)
37.串联型开关稳压电路中,储能电感与负载串联。
(√)
38.开关型稳压电路中的调整管工作在放大状态。
(×)
39.在集成运算放大器中,为减小零点漂移都采用差动式放大电路,并利用非线性元件进行温度补偿。
(√)
40.数字电路可分为组合电路和时序电路两类。
(√)
41.逻辑变量只有0和l两种数值,表示事物的两种对立状态。
(√)
42.常用基本逻辑门电路的逻辑功能有与、或、非等。
(√)
43.常用逻辑门电路的逻辑功能由基本逻辑门组成。
(√)
44.组合逻辑门电路的输出只与输入有关。
(√)
45.常用复合逻辑门电路的逻辑功能有与非、或非、与或非。
(×)
46.逻辑电路中,一律用“1"表示高电平,用“0”表示低电平。
(×)
47.与门的逻辑功能可概括为“有0出0,有l出1”。
(×)
48.组合逻辑电路由门电路组成。
(√)
49.与或非门的逻辑关系表达式为Y=A·B+C·D。
(×)
50.逻辑代数又称为布尔代数。
(√)
51.TTL与门电路正常工作时能带动同类与非门的最大数目称为扇出系数。
(√)
52.组合逻辑电路的常用器件有加法器、计数器、编码器等。
(×)
53.组合逻辑电路的典型应用有译码器及编码器。
(√)
54.优先编码器中,允许几个信号同时加到输入端,所以,编码器能同时对几个输入信号进行编码。
(√)
55.8421BCD码是最常用的二一十进制编码器。
(√)
56.二-十进制译码器与二一十进制编码器的功能相反。
(√)
57.输出n-1位代码的二进制编码器,最多可以有2n个输入信号。
(×)
58.电子手表常采用分段式数码显示器。
(√)
59.液晶显示器是靠反光来显示数字。
(√)
60.液晶显示器中的液晶本身不发光,只能借助外来光线才能显示数码。
(√)
61.数字式万用表中使用最多的是半导体数字显示器。
(×)
62.只用七段笔画就可以显示出十进位数中的任何一位数字。
(√)
63.时序逻辑电路通常由触发器等器件构成。
(√)
64.时序逻辑电路的输出不仅与输入有关,还与原来的状态有关。
(√)
65.74LS138是3线一8线集成译码器。
(√)
66.74LS139是2线—4线集成译码器。
(√)
67.集成译码器可实现数码显示功能。
(√)
68.带有控制端的基本译码器可以组成数据分配器。
(×)
69.数字比较器有三个输出端。
(√)
70.用一块十六选一的数据选择器可以实现任何一个输入为四变量的组合逻辑函数。
(√)
71.触发器中需具备两个稳态功能,不必具有记忆功能。
(×)
72.触发器的一个重要作用是构成各种形式的计数器,用于记忆输入脉冲的幅度。
(×)
73.Qn+1表示触发器原来所处的状态,即现态。
(×)
74.RS触发器具有两种稳定状态,并具有不定状态。
(√)
75.RS触发器可分为基本RS触发器和可控RS触发器。
(√)
76.JK触发器是在CP脉冲下降沿进行状态翻转韵触发器。
(√)
77.JK触发器两个输入端没有不定状态情况。
(√)
78.边沿触发器在CP=1时接受输入信号,并在CP的边沿触发翻转。
(×)
79.D触发器具有锁存数据的功能。
(√)
80.用D触发器组成的数据寄存器在寄存数据时必须先清零,然后才能输入数据。
(×)
81.T触发器的特点是:
每输入一个时钟脉冲,就得到一个输出脉冲。
(×)
82.二进制异步减法计数器的接法必须把低位触发器的Q端与高位触发器的CP相连。
(×)
83.在译码器与荧光数码管之间加入的驱动电路,实际上是一个RS触发器。
(×)
84.用N位移位寄存器组成的环形计数器有2N个有效状态。
(√)
85.寄存器的内部电路主要是由触发器构成的。
(√)
86.移位寄存器可以将数码向左移,也可以将数码向右移。
(√)
87.集成移位寄存器可实现左移、右移功能。
(√)
88.集成移位寄存器具有清零、保持功能。
(√)
89.集成移位寄存器可实现顺序脉冲产生器功能。
(√)
90.集成移位寄存器可实现环形计数器功能。
(√)
91.计数器是对输入信号进行计算的电路。
(×)
92.同步计数器的速度比异步计数器的速度要快得多。
(√)
93.时序逻辑电路常用于计数器及存储器电路。
(√)
94.计数器的内部电路主要是由单稳态触发器构成。
(×)
95.集成二-十进制计数器是二进制编码十进制进位的电路。
(√)
96.集成二一十进制计数器可以组成任意进制计数器。
(√)
97.可逆计数器既能作加法计数,又能作减法计数。
(√)
98.凡具有两个稳定状态的器件,都可以构成二进制计数器。
(√)
99.按进位制不同,计数器有二进制计数器和十进制计数器。
(√)
100.利用时钟脉冲去触发计数器中所有触发器,使之发生状态变换的计数器,称为异步计数器。
(×)
101.计数器是对输入信号进行计算的电路。
(×)
102.555定时器构成的多谐振荡电路有一个稳定状态。
(×)
103.555定时器可以用作产生脉冲和对信号整形的各种电路。
(√)
104.555定时器构成的施密特触发器具有两种稳定状态。
(√)
105.石英晶体多谐振荡器的频率稳定性比TTL与非门RC环形多谐振荡器的高。
(√)
106.晶闸管触发电路必须能够产生一定功率和宽度的触发脉冲信号。
(√)
107.晶闸管触发电路所产生的触发脉冲信号前沿要平缓。
(×)
108.锯齿波触发电路由锯齿波产生与相位控制、脉冲形成与放大、强触发与输出、双脉冲产生等四个环节组成。
(√)
109.锯齿波触发电路由锯齿波产生、脉冲形成、强触发输出等三个环节组成。
(×)
110.锯齿波触发电路中的锯齿波是由恒流源对电容器充电以及快速放电产生的。
(√)
111.锯齿波触发电路中的锯齿波是由稳定直流电压源对电容器充电以及快速放电产生的。
(×)
112.单相桥式可控整流电路电阻性负载的输出电压波形中没有负电压部分。
(√)
113.单相桥式可控整流电路电阻性负载的输出电压波形中一定会有负电压部分。
(×)
114.单相桥式可控整流电路电阻性负载的输出电流波形与输出电压波形相似。
(√)
115.单相桥式可控整流电路电阻性负载的输出电流波形是正弦波的正半周部分。
(×)
116.三相半波可控整流电路分为共阴极接法和共阳极接法两类。
(√)
117.三相半波可控整流电路分为半控和全控两类。
(×)
118.三相半波可控整流电路电阻负载的触发延迟角α移相范围是0°~150°。
(√)
119.三相半波可控整流电路电阻负载的触发延迟角α移相范围是0°~180°。
(×)
120.三相半波可控整流电路大电感负载无续流管的触发延迟角α移相范围是0°~90°。
(√)
121.三相半波可控整流电路大电感负载有续流管的触发延迟角α移相范围是0°~90°。
(×)
122.三相半波可控整流电路电阻性负载的输出电压波形在触发延迟角0°<α<30°的范围内连续。
(√)
123.三相半波可控整流电路电阻性负载的输出电压波形在触发延迟角0°<α<60°的范围内连续。
(×)
124.三相半控桥式整流电路由三只晶闸管和三只功率二极管组成。
(√)
125.三相半控桥式整流电路由六只晶闸管组成。
(×)
126.三相半控桥式整流电路电阻性负载的触发延迟角α移相范围是0°~180°。
(√)
127.三相半控桥式整流电路电阻性负载的触发延迟角α移相范围是0°~120°。
(×)
128.三相半控桥式整流电路电感性负载的触发延迟角α移相范围是0°~180°。
(√)
129.三相半控桥式整流电路电感性负载的触发延迟角α移相范围是0°~90°。
(×)
130.三相桥式可控整流电路电阻性负载的输出电压波形一个周期内有6个波峰。
(√)
131,三相桥式可控整流电路电阻性负载的输出电压波形一个周期内有3个波峰。
(×)
132.三相桥式可控整流电路电阻性负载的输出电流波形与输出电压波形相似。
(√)
133.三相桥式可控整流电路电阻性负载的输出电流波形是一条近似水平线。
(×)
134.三相全控桥式整流电路组由三只共阴极晶闸管与三只共阳极晶闸管组成。
(√)
135.三相全控桥式整流电路由六只共阴极晶闸管组成。
(×)
136.三相全控桥式整流电路电阻性负载的触发延迟角α的移相范围是0°~120°。
(√)
137.三相全控桥式整流电路电阻性负载的触发延迟角α的移相范围是0°~150°。
(×)
138.三相全控桥式整流电路大电感负载无续流管的触发延迟角α的移相范围是0°~90°。
(√)
139.三相全控桥式整流电路大电感负载无续流管的触发延迟角α的移相范围是0°~120°。
(×)
140.三相全控桥式可控整流电路电感性负载,当触发延迟角α=90°时,输出电压为零。
(√)
141.三相全控桥式可控整流电路电感性负载,当
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 电子技术 知识