EDA技术及应用实验指导书09.docx
- 文档编号:12505486
- 上传时间:2023-04-19
- 格式:DOCX
- 页数:10
- 大小:79.57KB
EDA技术及应用实验指导书09.docx
《EDA技术及应用实验指导书09.docx》由会员分享,可在线阅读,更多相关《EDA技术及应用实验指导书09.docx(10页珍藏版)》请在冰豆网上搜索。
EDA技术及应用实验指导书09
EDA技术实验指导书
电子信息教研室
辽宁工业大学
2010年9月
目录
实验一电路原理图的设计-1-
实验二原理图元件库的编辑-4-
实验三组合逻辑电路设计-7-
实验四3-8译码器设计-9-
实验一电路原理图的设计
一、实验目的
1.学习使用Protel99SE,熟练掌握Protel99SE的启动,熟悉Protel99SE主界面和原理图编辑界面;
2.掌握原理图文件的创建方法,能够进行图纸设置和各种工作环境的设置;
3.掌握添加和删除元件库的方法,并学会查找和调用元件。
4.熟练掌握Protel99SE原理图的编辑方法及常用元件的封装形式。
二、实验内容及要求
按照图1-1所示,添加所需的Protel99SE的元件库,调用元件并修改元件属性,放置元件,连线并放置网络标号,完成原理图的编辑。
图1-1
三、实验仪器及材料
计算机及随机配置的Protel99SE软件;
四、实验步骤
1.启动计算机,运行Protel99SE软件,创建原理图文件,将图纸大小设置为A4;
2.从Protel99SE默认的元件库中取用元件;
3.修改元件属性;
4.放置元件;
5.连线;
6.放置网络标号;
7.按要求填写实验报告。
五、实验注意事项
⒈注意放置元件方向,可以在元件浮动状态的时候,按X键或Y键水平或垂直翻转,或按空格键旋转90°。
2.连线时注意选用工具栏上的
快捷键,或在菜单上选择Place→wire,不要选用工具栏上的
快捷键,前者有电气连接意义,后者没有。
六、分析整理实验数据,写出实验报告
1、预习部分:
如何调用元器件
2、实验部分:
(1)如何设置图纸的栅格,说明锁定栅格和电气栅格的作用?
(2)至少写出三种常用的元件库。
(3)写出原理图文件的两种创建方法。
七、思考题
图1-2振荡器电路
1.按照图1-2所示振荡器电路,调用Protel99SE相应的元件库取用元件并修改元件属性,放置元件并连线,完成原理图的编辑。
2.网络标号有什么作用?
实验二原理图元件库的编辑
一、实验目的
1.熟悉Protel99SE原理图元件库的编辑环境
2.学习Protel99SE原理图元件的编辑方法,能够创建新元件库及元件。
二、实验内容及要求
利用Protel99SE软件,建立自己的元件库,图2-1给出了液晶显示1602与单片机的接口电路,在自己建立的元件库中创建图2-2中的分立式元件LCD1602。
图2-1LCD1602与单片机接口电路
DFGF
三、实验仪器及材料
计算机及随机配置的Protel99SE系统软件;
四、实验步骤
1.启动计算机,运行Protel99SE软件;
2.建立新的元件库;
3.创建如图2-2所示的分立式元件LCD1602,并绘制如图2-1所示的原理图。
五、分析整理实验数据,写出实验报告
1.预习部分:
(1)什么叫做分立式元件?
(2)什么叫做复合封装元件?
3.实验部分:
(1)VSS引脚上表示“低有效”的圆圈符号是怎样加上的?
引脚上还可以加上哪些表示引脚特性的符号,怎样加?
(2)引脚
中的横线怎么加?
(3)如何使引脚变为隐藏状态?
六、思考题
在原理图原件库中创建图2-3所示的看门狗芯片X5043,表2-2为X5043的引脚属性表。
图2-3X5043
表2-2X5043引脚属性
引脚编号
引脚名称
引脚特性
引脚编号
引脚名称
引脚特性
1
CS
Passive
5
SI
Passive
2
SO
Passive
6
SCK
Passive
3
WP
Passive
7
RESET
Passive
4
VSS
Power
8
VCC
Power
实验三组合逻辑电路设计
一、实验目的
1.掌握组合逻辑电路的设计方法。
2.了解可编程器件设计全过程。
3.比较原理图输入和文本输入的优缺点。
4.熟悉软件MAX+PLUSⅡ的使用方法。
二、实验内容及要求
设计一个四舍五入判别电路,其输入为8421BCD码,要求当输入大于或等于5时判别电路输出为1,反之为0。
要求:
用原理图方式和VHDL语言分别完成设计。
三、实验仪器及材料
计算机及随机配置的MAX+PLUSⅡ编程系统软件;
四、实验步骤
1.启动计算机,运行MAX+PLUSⅡ编程系统软件;
2.输入编制好的源文件(源程序/原理图);
3.编译源文件(源程序/原理图),检查是否有错误,有则更正;
4.进行功能仿真,验证是否能完成所要求设计的功能;
5.将另一源文件(原理图/源程序)按步骤1~4进行操作,比较两种输入方式的优缺点;
6.按要求填写实验报告。
五、实验注意事项
⒈文件保存:
在某一根目录下建一文件夹,文件夹名为英文/数字(可以用自己的学号,但起始字符必须为英文),不要含有汉字,将所有文件存于这一新建的文件夹下。
用VHDL编程时,注意实体名与文件名相同。
2.编译文件:
编译之前,先将编译路径更改至当前文件,否则默认编译为空白文件或之前所编译的文件。
更改方式:
点击
按钮。
六、分析整理实验数据,写出实验报告
⒈预习部分:
用原理图方法设计:
用VHDL语言编写的源程序:
2.实验部分
画出主要引脚的功能仿真波形
七、思考题
任选原理图方式或VHDL语言方式设计一个优先权排队电路,排队顺序:
A=1最高优先级,B=1次高优先级,C=1最低优先级。
输出端只能是优先级较高的输入端所对应的输出端为1。
实验四3-8译码器设计
一、实验目的
1.进一步掌握用VHDL语言设计组合逻辑电路的方法。
2.熟悉组合逻辑电路的测试验证。
3.进一步掌握可编程器件设计过程。
4.熟悉实验箱。
二、实验内容及要求
用VHDL语言设计一个74LS138的译码器,其输入、输出管脚功能如表4-1所示
表4-174LS138功能表
使能端
地址输入
译码输出
E
A2
A1
A0
Y0
Y1
Y2
Y3
Y4
Y5
Y6
Y7
0
X
X
X
1
1
1
1
1
1
1
1
1
0
0
0
0
1
1
1
1
1
1
1
1
0
0
1
1
0
1
1
1
1
1
1
1
0
1
0
1
1
0
1
1
1
1
1
1
0
1
1
1
1
1
0
1
1
1
1
1
1
0
0
1
1
1
1
0
1
1
1
1
1
0
1
1
1
1
1
1
0
1
1
1
1
1
0
1
1
1
1
1
1
0
1
1
1
1
1
1
1
1
1
1
1
1
0
三、实验仪器及材料
⒈计算机及随机配置的MAX+PLUSⅡ编程系统软件;
⒉EDA实验箱。
四、实验步骤
1.启动计算机,运行MAX+PLUSⅡ编程系统软件,输入编制好的源程序;
2.编译源程序,检查是否有语法错误,有则更正;
3.进行功能仿真,验证是否能完成所要求设计的功能;
4.将程序加载在芯片上;
5.在实验箱上连线,验证功能是否正确;
6.按要求填写实验报告。
五、实验注意事项
⒈如何更改管脚分配方式:
在MAX+PLUSⅡ中有两种管脚分配方式:
自动和手动。
在编译源文件的同时,MAX+PLUSⅡ软件已经对所选芯片进行了自动的管脚分配。
分配的结果可以在菜单栏中选择MAX+PLUSⅡ/HierarchyDisplay,会以图标形式显示该项目/源文件的所有配置文件,在其中选择fit图标,即可查看自动管脚分配方案。
在按钮栏中选择
图标,即可重新分配管脚,选择左侧
按钮进行重新分配,选择
按钮为自动分配。
2.对管脚分配方案进行调整之后,必须重新编译才能生效。
3.下载时注意芯片型号。
六、分析整理实验数据,写出实验报告
⒈预习部分:
用VHDL语言编写的源程序:
2.实验部分
画出主要引脚的功能仿真波形
七、思考题
自行选择设计方式设计一个八进制计数器,可复位(清零),可预置,每计到111给出一个进位标志(如TC=1)。
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- EDA 技术 应用 实验 指导书 09
![提示](https://static.bdocx.com/images/bang_tan.gif)