Power MOSFET IC的结构与电气特性.docx
- 文档编号:12479488
- 上传时间:2023-04-19
- 格式:DOCX
- 页数:36
- 大小:1.05MB
Power MOSFET IC的结构与电气特性.docx
《Power MOSFET IC的结构与电气特性.docx》由会员分享,可在线阅读,更多相关《Power MOSFET IC的结构与电气特性.docx(36页珍藏版)》请在冰豆网上搜索。
PowerMOSFETIC的结构与电气特性
PowerMOSFETIC的結構與電氣特性
宇量
PowerMOSFETIC(以下簡稱為MOSFET)廣泛應用在各種電源電路與汽車等領域,雖然最近幾年MOSFET在高速切換(switching)與低ON阻抗化有相當的進展,不過一般認為未來MOSFET勢必會朝高性能方向發展,因此本文要介紹MOSFETIC的構造、電氣特性,以及今後技術發展動向。
MOSFETIC的構造
圖1是NchannelPowerMOSFETIC的斷面構造,本MOSFET的gate與source之間,亦即gatepad的周圍設有可以防止靜電破壞的保護二極體,因此它又稱為bodydiode。
馬達驅動電路與斷電電源供應器(UPS)等DC-AC轉換inverter等應用的場合,保護二極體可以充分發揮它的特性。
圖1PowerMOSFETIC的構造
圖2是MOSFET的結構分類,由圖可知MOSFET結構上可以分成縱型與橫型兩種type;縱型type還分成平板(planer)結構與溝槽(trench)結構兩種。
表1是上述結構特徵與主要用途一覽。
圖2PowerMOSFETIC的分類
構造
縱型
橫型
區分
低耐壓(100V以下)
高耐壓
(planer)
低耐壓
高耐壓
特性
planer
trench
耐高壓化
-
-
◎
-
△
低ON阻抗化
○
◎
△
△
-
低Ciss(低Qg)
○
○
○
◎
◎
低Crss(低Qgd)
◎
○
○
◎
◎
特徵
高耐壓、低電流
高速、高頻
用途
‧DC-DCconverter
‧驅動小型馬達
‧汽車電機
‧AC-DCswitching電源
‧UPS電源
‧inverter
‧RF增幅輸出
(行動電話)
數百MHz~數GHz
‧高頻電力增幅
(基地台設備)
表1PowerMOSFET的構造與用途
‧縱型構造
縱型構造適用於高耐壓/低ON阻抗MOSFET,目前中/高耐壓(VDSS=200V)的MOSFET大多採用縱型結構。
雖然部份低耐壓(VDSS=100V)的MOSFET也使用縱型結構,不過一般要求低容量、高速switching特性的場合,平板(planer)結構比較有利;要求低ON阻抗特性時,則以溝槽(trench)結構比較適合。
最近幾年製程與加工設備的進步,溝槽結構的MOSFET在低容量化(低Qg,Qgd化)有相當的進展,因此從應用面觀之縱型與溝槽結構的MOSFET,兩者的低容量化特性已經沒有太大差異。
如上所述縱型結構的MOSFET具備高耐壓、低ON阻抗、大電流等特徵,所以適合當作switching元件使用。
‧橫型構造
橫型構造最大缺點是不易符合高耐壓/低ON阻抗等要求,不過它低容量特性尤其是逆傳達容量(歸返容量)Crss非常小。
如圖2(b)所示,gate與source之間的容量被fieldplate遮蔽(shield),因此結構上非常有利。
不過橫型構造的cell面積很大,單位面積的ON阻抗比縱型構造大,因此一般認為不適合switching元件使用,只能當作要求高速/高頻等高頻增幅器常用的輸出控制元件(device)。
‧今後發展動向
橫型構造比較適用於低耐壓switching元件,主要應用例如驅逐CPUcore的VR(VoltageRegulator)等等。
一般認為VR未來會朝向0.8V/150A方向發展,此外為支援遽變負載可作高速應答,例如電流站立應答di/dt=400A/μs的速度特性,未來勢必成為必備條件之一。
由於低電壓化需求必需抑制電壓幅寬,相對的電壓變動容許值必需低於數十mA以下,然而複數電容並聯的結果,卻造成電路基板變大等困擾,有效對策是提高電源switching的頻率,也就是說目前200~300kHz的動作頻率,未來勢必將會被2~5MHzCPU驅動用VRB((VoltageRegulatorBlock)取代。
此外基於高頻領域的動作性等考量,結構上比較有利的橫型構造則被納入檢討。
由於橫型構造屬於source-source,因此要求高速性的highsideswitch已經採用橫型構造,lowsideswitch(整流用)則利用縱型結構將晶片堆疊在同一stem,藉此消除導線電感(inductance)進而形成高性能MOSFET元件。
MOSFETIC的應用
圖3是MOSFETIC主要用途與今後發展動向一覽;橫軸是元件的耐壓值VDSS,縱軸是元件應用上的動作頻率。
圖3PowerMOSFETIC用途與發展趨勢
(一).電源系統
電源系統要求MOSFETIC具備省能源(energy)、高效率、輕巧、小型、低噪訊(noise)、低高頻電流、高可靠性,以及高速負載應答(峰值負載電流)等特性。
在switching電源中,進展最快速的是DC-DCconverter與驅動CPU的VR,尤其是驅動CPU的VR,除了低電壓化/大電流化之外,今後更要求小型/高速化(高化),因此動作頻率(控制IC的PWM頻率)有高頻化的傾向。
雖然目前主流是200~300KHz,不過未來會逐漸朝400~700KHz,甚至1MHz高頻化方向提升。
然而高頻化的結果,卻造成MOSFET的switching損失大幅增加,雖然FOM(FigureOfMerit)是MOSFET高性能化的重要指標,不過基本上降低RDS(on),Qgd才是根本對策。
圖4是PowerMOSFETIC的性能指標,亦即FOM改善經緯。
圖5是gate內部阻抗Rg與電源效率的關係,由圖可知動作頻率ƒ=300kHz時,Rg會從3Ω變成0.5Ω,電源效率則改善1%以上;如果動作頻率ƒ=1MHz時,電源效率則改善5%以上。
雖然gate內部阻抗Rg會隨著元件種類出現差異,不過動作300kHz頻率超過以上高速動作時,建議讀者選用Rg低於2Ω的type。
VR用MOSFET的選擇重點如下:
a.highsidedevice
‧低ON阻抗(輸入電壓Vin會改變優先度)。
‧低Qgd特性。
‧低gate內部阻抗Rg(低於2Ω)。
b.highsidedevice
‧超低ON阻抗(輸入電壓Vin會改變優先度)。
‧低Qgd特性。
‧低Qg特性。
‧低Crss/Ciss特性(輸入電壓Vin會改變優先度)。
‧高速二極體特性(快速的逆復原時間trr)。
圖4低Qgd與低RD(an)化的發展動向
圖5gate内部阻抗與效率的依存性
(二).汽車電機
例如引擎控制器、安全氣曩、ABS、HEV/FCEV操控馬達、廢氣控制、車內LAN用繼電器代用品等,電路系統內部都可以發現功率MOSFETIC的蹤影,由於這些控制系統涉及人身安全,因此除了高可靠性之外,更要求MOSFET對所有破壞模式具備強大的耐量(承受能力;以下簡稱「耐量」)。
有關廢氣控制與省能源問題,低ON阻抗特性的MOSFET非常適合,不過為確保負載短路破壞耐量,所以低ON阻抗特性往往受到某種程度的犧牲,所幸的是具備過溫度遮斷功能的熱能(thermal)FET已經商品化,而內建智慧型((intelligent)電路,以保護電路簡略化/高可靠性為訴求,以及附設保護負載短路+自我診斷輸出端子、內建可以檢測溫度/電流功能的晶片,已經正式進入研發階段。
(三).馬達驅動應用
以往MOSFETIC的馬達驅動應用,主要是印表機、影印機、硬碟機等電腦與事務機器領域,最近幾年這些機器基於高速送紙、高速起動、高速停止的市場需求壓力,以及要求提高馬達的控制精度等來自設計者的需求,因此採用同時具備高速應達(response),與低損失、低耐壓功率MOSFETIC的case有逐年增加的趨勢。
此外上述應用基於成本考量大幅簡化驅動電路,因此以PchannelMOSFET與NchannelMOSFET補償型(complementary)元件居多,由於動作頻率大多低於50kHz,所以元件設計上非常重視低ON阻抗特性。
雖然理論上PchannelMOSFET的ON阻抗比NchannelMOSFET大,不過隨著製程微細化,兩者幾乎達到無差異程度。
採用內建Pchannel與Nchannel耐壓低於60V,外型封裝類似SOP-8小型元件的數量也不斷增加。
(四).可攜式電子產品
使用電池驅動的大電流(數A~10A)可攜式電子產品,以筆記型電腦(NoteBookPersonalComputer以下簡稱為NB-PC)最具代表性。
NB-PC的AC充電電源與電池切換選擇開關,以及各種負載開關(loadswitch),大多使用PchannelMOSFET;至於鋰離子電池的保護電路充放電開關,則使用小型封裝低ON阻抗的PchannelMOSFET。
隨著筆記型電腦的高速化與處理資料容量遽增,必需提供更大的電流給CPU,這意味著鋰離子電池的動作電流也隨著提高。
以往小型鋰離子電池pack大多是以呈密封狀態,因此大多使用小型封裝低ON阻抗的PchannelMOSFET。
目前耐壓-30V,RDS(on)=3.6mΩtyp,超低ON阻抗小型封裝的LFPAK(SOP-8pincompatible)已經商品化,RDS(on)=2.7Ωtyp同樣是小型封裝的產品HAT1125H,則正在開發中。
(五).Audio應用
以往AudioOP增幅器大多採取類比方式,最近受到省電化的影響,Audio設備也改用數位化switching技術。
由於AudioOP增幅器的電源,大多使用電源變壓器與大容量電解電容,因此電源模組若改用switching電源,理論上可以獲得小型、輕巧、省電等多重效益,不過實際上輸出模組的增幅器基於噪訊、偏斜率THD(TotalHarmonicDistortion)等,Audio設備特有的特性等考量,加上設備系統屬於類比結構,因此無法期待功率增幅器整體的效率可以獲得改善。
所幸的是電源模組與輸出增幅模組都導入switching技術,因此業者也逐漸改用數位化增幅器。
未來數位化增幅器適用於以上Audio高功率輸出段,該輸出段與switching電源一樣,屬於halfbridge與fullbridge結構,可用300MHz以上動作頻率switching。
上述電路與switching電源一樣,highside與lowside元件都設有所謂的deadtime,需注意的是設定時間過大的話,會有波形歪斜之虞。
此外利用PWM變調作數十ns脈衝寬度控制,switching速度太慢的話,同樣會影響波形歪斜,因此MOSFETIC必需具備100~150V的耐壓,數十mΩ低ON阻抗特性,數十pF以下低歸返(return)容量Crss,加上低噪訊化的等高速switching,與高Vth(Vth>3V)等特性。
一般認為今後除了噪訊與波形歪斜問題之外,低電感化、低容量化的同時,勢必針對封裝與元件結構進行特性提升,才能完全滿足以上的要求。
(六).家電設備
事實上功率MOSFETIC是日常生活不可或缺的必要元件之一,例如日光燈inverter就是由MOSFETIC典型應用實例。
今後MOSFETIC的應用,會擴展至液晶、電漿面板在內的各種平面顯示器,以及面板驅動用sustainswitching,與液晶電視的燈管驅動用inverter等領域。
MOSFETIC的發展動向
‧低電感化、低阻抗化封裝技術
如上所述隨著壓比較器(regulator)動作頻率的高頻化,今後除了改善元件的RDS(on),Qg,Qgd,Rg特性之外,小型化封裝技術也是關鍵性技術。
具體而言封裝上必需盡量降低source固定導線(bondingwire)阻抗RW、source/gate的電感成份Ls,Lg。
以gate電感Lg為例,為了使gate容量Qg能在數ns時間內充電,所以gate電流Ig必需在數ns時間內站立。
‧source電感會降低效率
圖6是說明有關highside元件的source電感Ls的影響,它市針對source導線電感Ls內產生的電壓VLS與動作頻率,進行依存性計算獲得的結果。
雖然SOP-8封裝的Ls取決於source導線長度、直徑、數量,不過即使如此,它的source導線電感Ls大約有2~5nH。
5nH的場合,動作頻率超過3MHz的VLS,Id=10A時,超過1V在5MHz就會變成1.5V(Id變成20A大電流時,source導線電感Ls內產生的電壓VLS,分別變成2倍亦即:
2V/3MHz,3V/5MHz)。
至於highside的Tr1,該Ls會對gate驅動電壓轉換成負歸返,進而使ON阻抗朝上升方向動作,接著再受到VLS的影響,此時即使未對gate施加充足的驅動電壓,switching時間(上升時間tr)也會自動變長,turnON損失則大幅增加,尤其是highside元件必需限制脈衝寬度狹窄時間,因此高頻動作時上述問題會更加突顯。
由此可知source電感Ls對高頻特性具有不良影響,同時還會降低電源效率。
有效對策除了事前的模擬分析,與事後的調整修正之外,低電感、低阻抗無導線結構的封裝方式勢必成為未來主流,值得一提的是降低導線的寄生source電感Ls,也是非常重要的關鍵性技術。
圖6sourceinductance的影響
‧小型高散熱效率的封裝技術
類似CPU驅動用電壓比較器與二次端同步整流用途,要求高頻化/大電流化的同時,小型化之後單位面積高電流密度則是未來的趨勢。
一般PowerMOSFETIC的封裝於印刷電路板的場合,MOSFETIC動作時產生的熱量是透過電路板排除,所以刷電路板的溫度必需抑制在105oC以下,這意味著良好的冷卻技術非常重要。
圖7是國外業者正在開發的小型/低熱阻抗封裝LFPAK-i(InvertedType)的結構,由圖可知它是屬於lead彎曲type。
本MOSFETIC最大特徵是利用金屬頂端(header)散熱,由於單純lead彎曲type,gate與source的電極左右相反,因此使用上非常不方便,設計上必需使上述兩電極類似LFPAK、SOP-8作同方向佈線。
LFPAK若與LFPAK-i比較時,附冷卻風扇空氣冷卻的熱飽和狀態封裝熱阻抗,可以從25oC/W降至15oC/W,大約減少40%左右,由於channel溫度降低,動作時的ON阻抗也隨著下降,tpw=0.5s~10s過渡時間變成只有原來的1/3~1/5,所以峰值動作時可以獲得大電流化效益。
圖7PowerMOSFETIC的封裝
‧複合化/積體化
a.內建SBD的PowerMOSFETIC
圖8是高效率DC-DCconverter電源用PowerMOSFETIC複合化/微積體化實例,PowerMOSFETIC應用在非絕緣型DC-DC電源時,類似圖8組合Highside與Lowside的電路,為避免上/下元件同時ON,因此上/下元件設置OFF時段(deadtime),在該時段若使用Lowside內建的二極體,會因為該二極體的VF=0.8V電壓下降,與逆復原時間trr的影響,產生Highside的turnON損失,進而變成高頻動作最後導致效率降低等結果。
有效對策如圖8所示,將SBD(ShotkeyBarrierDiode)串聯連接,藉此避免deadtime期間電流不會在二極體流動,同時降低turnON損失。
圖8(b)是將SBD微積體化至LowsideMOSFETIC內部,藉此消除寄生電感的設計。
圖8一體封裝方式改善VF,trr特性
內建驅動IC的PowerMOSFET可以滿足高頻化需求,尤其是CPU資料處理容量增加,提供CPU電力的電壓比較器必需同時具備低電壓、大電流、高速應答、高效率、輕巧、小型多重特性。
傳統技術使用大容量電容器等被動元件,可是如此設計卻造成搭載電壓比較器的電路基板面積不敷使用等後果,雖然高頻化可以解決上述問題,不過反面缺點switching損失增加效率降低。
因此Intel提案將驅動IC與上/下兩PowerMOSFETIC積體於QFN56package內,形成所謂的SiP(SysteminPackage)結構。
值得一提的是Intel根據「Driver-MOSFETintegratedSiP(DrMOS)」規範製成的「Driver-MOSFET積體SiP」目前已經正式商品化。
c.高功能/高可靠性
汽車電機用途的MOSFET必需具備強大負載短路耐量與高可靠性,為符合如此嚴苛要求,國外業者推出如圖9所示,具備過溫遮斷功能的熱力(thermal)型FET,當負載短路等因素造成MOSFETchannel溫度Tch溫度達150±20oC時,內建於晶片上的溫度感測部,與過熱遮斷/限制過電流電路就會開始動作,接著連接主功率(mainpower)MOSFET的source-gate之間,過熱遮斷用MOSFET會變成ON,如此便可以達成保護功率MOSFETIC的預期效果。
有關遮斷後的復原方式可分為LatchType與HysteresisType兩種,它的動作特徵分別是:
‧LatchType:
若未將遮斷後source-gate之間的電壓歸零(reset),就無法回復正常動作。
‧HysteresisType:
遮斷溫度低於額定值便自動回復正常動作。
此外國外業者正積極開發具備自我診斷功能的功率MOSFETIC,當MOSFET發生元件損壞,或是外部電路例如負載open、負載short時,該MOSFET可以自動進行智慧型自我診斷動作,藉此保護系統整體的安全。
圖9具備過溫度遮斷功能的熱力型FET
MOSFETIC的電氣特性
圖10是PowerMOSFETIC的等價電路與關鍵性參數特性,雖然這些特性項目與破壞耐量都是MOSFETIC高性能的理想指標,不過基本上例如ON阻抗RDS(on)與耐壓VDSS等典型的互動關係中,已經與其它特性發生密不可分的關係。
此外在各特性項目中並不是所有特性都有溫度依存性(互動關係),換言之具體掌握PowerMOSFETIC的電氣特性,對設計者選擇適合的MOSFET具有決定性的影響。
圖10PowerMOSFETIC的等價電路與關鍵性參數
MOSFETIC的Rw,Lg,Ls等參數(parameter)取決於封裝方式;Rw主要是sourcewire的阻抗成份;Lg是sourcewire的寄生電感成份;Ls是gatewire的寄生電感成份,不過令人遺憾的是一般技術資料(datasheet)都不會記載這些參數。
表2是PowerMOSFETIC的最大額定值,表中的額定項目同樣與其它特性有密不可分的關連性,因此必需注意有些特性不允許同時出現。
雖然最大額定drain電流ID,理論上可以利用表2的計算公式加以規範,不過實際上某些超低ON阻抗產品(數mΩ等級),它的最大額定drain電流ID經常超過100A,由於ID受限於封裝時的導線固定溶斷電流,這意味著最大額定drain電流為導線的溶斷電流具有相當的裕度(安全係數)。
不過實際上若考慮電流流動時,drain與sourcelead產生的熱量,TO-220封裝方式75A的額定電流反而是比較合理的數據。
表2PowerMOSFETIC的最大額定值(2SK3418,Tch=25oC,)
有關反覆動作時的脈衝電流額定值Id(pulse)r,以Renesas公司的2SK3418為例,在tpw=150μs=150μs,反覆周期T=300μs(duty≒3.3kHz),case溫度Tc=90oC條件下,若取Tchmax的延遲為120oC的話,根據表2的理論式求得最大容許值如下:
式中的θch-c(tpw/T)是2SK3418的過渡熱阻特性,它可以利用圖23的資料進行下列計算:
θch-c(tpw/T)=0.50Х1.14=0.57oC/W
根據2SK3418的技術資料可知RDS(on)max為0.0055Ω;溫度係數則引用RDS(on)-Tc特性curve求得a=1.77;θch-c(tpw/T)是pw/T時的channel與case之間的過渡熱阻抗。
此外電流值IAP與能量EAP等基本額定值,是以avalanche動作時,channel溫度在Tchmax<150oC範圍內為前提。
PowerMOSFETIC的結構與電氣特性(中)
高弘毅
表3是MOSFETIC的電氣特性一覽。
接著要根據表3記載的各項目,依序介紹它的溫度依存性與設計上的注意事項。
項目
符號
規格
測試條件
單位
溫度依存性
設計重點
min.
typ.
max.
drain與source之間破壞電壓
V(BR)DSS
60
-
-
ID=10mA,VGS=0
V
●
與ON阻抗有關
drain遮斷電流
IDSS
-
-
10
VDS=60V,VGS=0
μA
●
溫度依存性極大損失性卻較低
gate遮斷電流
IGSS
-
-
±0.1
VDS=60V,VGS=±20V
μA
-
內建保護二極體type只有數nA~μA,保證值為±μA
gate與source之遮斷電壓
VGS(off)或是Vth
1
-
2.5
ID=1mA,VGS=10V
V
○
影響switching時的噪訊、時間tr,tƒ
順向傳達admittance
|YfS|
55
90
-
ID=45mA,VGS=10V
S
○
drain與source之間ON阻抗1
RDS(on)1
-
4.3
5.5
ID=45mA,VGS=10V
mΩ
●
決定ON損失重要參數,需注意隨著溫度呈曲線性上升
drain與source之間ON阻抗2
RDS(on)2
-
6
9
ID=45mA,VGS=4V
mΩ
●
輸入容量
Ciss
-
9770
-
VGS=0
VDS=10V
ƒ=1MHz
pF
-
有Vds依存性,它是類比動作時驅動損失的指標
輸出容量
Coss
-
1340
-
pF
-
有Vds依存性,輕負載時影響下降時間tƒ
逆傳達容量
Crss
-
470
-
pF
-
有Vds依存性,左右switching時間tƒ,tr
總gatecharge量
Qg
-
180
-
VDD=50V
VGS=10V
ID=85V
nC
-
決定驅動損失特性,對gate驅動電壓依存性極大
gate與source之charge量
Qgs
-
32
-
nC
-
drain與gate之charge量
Qgd
-
36
-
nC
-
決定switching時間tr,tƒ的特性,對電源電壓VDD有依存性
turnON延遲時間
ta(on)
-
53
-
VGS=10V
ID
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- Power MOSFET IC的结构与电气特性 IC 结构 电气 特性