LLC谐振半桥电路分析与设计.docx
- 文档编号:1187042
- 上传时间:2022-10-18
- 格式:DOCX
- 页数:17
- 大小:459.05KB
LLC谐振半桥电路分析与设计.docx
《LLC谐振半桥电路分析与设计.docx》由会员分享,可在线阅读,更多相关《LLC谐振半桥电路分析与设计.docx(17页珍藏版)》请在冰豆网上搜索。
LLC谐振半桥电路分析与设计
LLC谐振半桥电路分析与设计
一、简介
在传统的开关电源中,通常采用磁性元件实现滤波,能量储存和传输。
开关器件的工作频率越高,磁性元件的
尺寸就可以越小,电源装置的小型化、轻量化和低本钱化就越容易实现。
但是,开关频率提高会相应的提升开关器件的开关损耗,因此软开关技术应运而生。
要实现理想的软开关,最好的情况是使开关在电压和电流同时为零时关断和开通(ZVS,ZCS),这样损耗才会真正为零。
要实现这个目标,必须采用谐振技术。
二、LLC串联谐振电路
根据电路原理,电感电容串联或并联可以构成谐振电路,使得在电源为直流电源时,电路中得电流按照正弦规
律变化。
由于电流或电压按正弦规律变化,存在过零点,如果此时开关器件开通或关断,产生的损耗就为零。
下边就分析目前所使用的LLC谐振半桥电路。
根本电路如下列图所示:
A
图2.1LLC谐振半桥电路
其中Cr,Lr,Lm构成谐振腔〔Resonanttank〕,即所谓的LLC,Cr起隔直电容的作用,同时平衡变压器磁通,防止饱和。
2.1LLC电路特征
〔1〕变频控制
〔2〕固定占空比50%
〔3〕在开关管轮替导通之间存在死区时间〔DeadTime〕,因此Mosfet可以零电压开通〔ZVS〕,二次侧Diode可以零点流关断,因此二极管恢复损耗很小
〔4〕高效率,可以到达92%+
〔5〕较小的输出涟波,较好的EMI
2.2方波的傅立叶展开
对于图2.1的半桥控制电路,Q1,Q2在一个周期内交替导通,即占空比为50%。
所以VA为方波,幅值等于Vin,其傅立叶级数展开为
公式1
其基波分量为
公式2
其中fsw为开关频率,Vi.FHA〔t〕为谐振腔输入方波电压的基波分量。
相应地,谐振腔输出电压〔即理想变压器输出〕也为方波
公式3
其基波分量为
公式4
其中为输出电压相对输入电压的相移,实际上为零。
2.3FHA电路模型
将图2.1所示电路的非线性电路做等效变换,可以得到下列图:
图2.2FHA谐振电路双端口模型
FHA〔Firstharmonicapproximation〕:
一次谐波近似原理。
该原理是假设能量的传输只与谐振回路中电压和电流傅立叶表达式中的基波分量有关,因此,如果忽略开关频率的影响,那么谐振腔被正弦输入电流Irt鼓励,其表达式为:
公式5
其中为输入电流相对输入电压的相移。
相应地,谐振腔输出电流irect为
公式6
由于Vo.FHA〔t〕与irect〔t〕同相位,所以谐振电路的输出阻抗为
公式7
其中Rout为负载阻抗,该阻抗折算到变压器原边的反射阻抗Rac为
公式8
所以,谐振腔的输入阻抗Zin〔s〕为
公式9
变压器增益传递函数H(S)为
公式10
电压增益M(fsw)为
公式11
2.4电压增益M〔fn,λ,Q)分析
对电压增益M〔fsw〕表达式中的变量进行替换,得到关于fn,λ,Q三个参量的函数,新的表达式为
公式12
式中参数定义如下:
谐振频率〔Lr与Cr谐振〕公式13
特征阻抗公式14
品质因数公式15
Lr与Lm电感值比公式16
归一化频率公式17
作出λ=0.2时M〔fn,λ,Q)曲线簇如下列图:
〔横轴为fn,纵轴为M〕
图2.3LLC电压增益曲线
其中红色曲线为空载时〔Q=0〕的电压增益曲线MOL,随着fn趋向于无穷,MOL逐渐趋向于M∞。
公式
从图中可以看到,对于不同的Q值曲线,都会经过Load-independentpoint〔fr,unitygain〕,且该点所有曲线的切线斜率-2λ。
很幸运,load-independentpoint出现在电压增益特征曲线的感性区域,这里谐振腔电流滞后于输入电压方波〔这个是ZVS的必要条件〕。
通过改变输入谐振回路的方波电压频率可以稳定转换器的输出电压:
由于工作区域为电压增益特性的感性局部,所以,当输出功率减小或者输入电压增加时,通过提高工作频率来稳定输出电压。
考虑到这个问题,如果转换器工作点与load-independentpoint很接近,那么输出电压的稳定将会与宽负载变化相逆,相应地开关频率变化范围也会很小。
明显地,输入电压范围越宽,那么工作频率范围也会相应地变的更宽,因此,很难对电路进行优化设计。
这也是目前所有的谐振拓扑结构中普遍存在的缺点。
一般来说,大功率场合一般都有一级PFC电路。
对于宽电压输入〔85Vac~264Vac〕,经过PFC之后都会升压到400V,且变化范围不大〔10%~15%〕。
所以对于前端有PFC的LLC电路来讲,LLC输入电压的波动很小,因此上述问题不是很严重。
工作电压变化范围是:
最小工作电压由PFCpre-regulator持续能力决定〔hold-upcapability〕duringmainsdips;最大工作电压由OVP线路的门限值决定。
因此,当输入电压在正常值时,谐振转换器可以在load-independentpoint优化设计,而最小输入电压duringmainsdips交给谐振腔自身的提升能力处理。
〔比方工作点低于谐振点〕
另外,还可以得到一个空载时〔二次侧Diode不导通〕的谐振频率fo
公式18
2.4.1Mmin和fmax的选取
当输入电压Vdc最大,输出负载最小时,电压最小增益Mmin须大于M∞
公式19
此时最大归一化频率为
公式20
2.4.1Mmax和fmin的选取
当输入电压Vdc最小,输出负载最大时,电压最小增益Mmax
公式21
此时最小归一化频率为
公式22
关于λ的分析,λ增加相应的变化为:
〔1〕M-fn平面上的增益曲线向着谐振频率fnr收缩,这同时意味着空载谐振频率fno增加;
〔2〕空载增益特性渐近线M∞逐渐减小;
〔3〕每一条增益曲线的最大增益增加。
2.4归一化阻抗Zn〔fn,λ,Q)分析
公式23
作出λ=0.2时Zn〔fn,λ,Q)曲线簇如下列图:
〔横轴为fn,纵轴为Zn〕
其中,红色和蓝色曲线分别为空载和短路时的归一化阻抗特性曲线,所有的Zn以两个归一化谐振频率fno和fnr为渐近线,且不同Q值的曲线相交于一点,该点的归一化频率fn.cross:
公式24
当工作频率大于交叉频率fcross时,输入阻抗随输出电流的增大而减小,当工作频率小于交叉频率时,输入阻抗随输出电流的增大而增大。
输出阻抗一直减小。
根据fn可以将整个图分为三个区间
fn fn>fnr感性工作区 fno 题外话,通过阻抗特性评估转换器的效率η 输入功率 公式25 输出功率 公式26 所以效率η 公式27 其中为输入阻抗的导纳〔admittance〕,等于输入阻抗的倒数(reciprocal) 假设Zn的虚部为零,即Zin为零相位〔特征阻抗Zo为真实值,不影响相位〕,可以从中解出LLC谐振变换器工作于感性和容性区域的临界频率fz,做归一化处理得到: 公式28 其中fnz只与固定的λ-Q相关,此时输入谐振腔阻抗只有实部〔从电源只吸收有用功〕。 同时,可以得到最大品质因数 公式29 公式30 最大品质因数Qmax: 当小于Qmax时,对于相同的fn-λ时,谐振腔阻抗呈感性,因此,最大的电压增益Mmax 公式31 将Qz〔fn,λ〕带入M〔fn,λ,Q〕中,得到如Mz(fn,λ)的表达式 公式32 因此,在fnr和fno之间的局部可以画出Mz(fn,λ)以确定感性和容性的分界线borderline,如下列图,从图中还可以看到,对于单一Q值曲线来讲,最大的增益点总是落在容性区域 三、ZVS约束条件〔Qmax的选择〕 3.1概述 假设工作在感性区域只是半桥MOSFETZVS的必要条件〔necessarycondition〕,并不是充分条件(sufficient condition),因为半桥中点的并联电容〔在FHA分析中被忽略〕在转换过程中需要充电〔charged〕和消耗〔depleted〕。 为了了解ZVS的工作情况,参照下列图 其中存在两个电容,分别为POWERMOSFET的等效漏源极电容〔输出电容〕Coss和谐振腔阻抗杂散〔stray〕电容Cstray,因此节点N处的总电容Czvs为 公式33 转换过程如下列图 3.2ZVS充分条件 为了到达ZVS,在两个MOSFET轮换开通之间存在死区时间TD。 由于工作在感性区域,因此输入电流滞后于输入电压,当半周期结束时,谐振腔的电流Irt仍然在流入,这个电流可以消耗储存在Czvs上的电荷,从而使节点N的电压降为零,所以在另一个开关开启时为零电压开通。 在半周期结束时,谐振电流腔中的电流必须可以保证在TD时间内,将Czvs的电荷消耗完,这就是ZVS的充分条件,临界电流Izvs为 公式34 这个电流等于流过谐振腔的无功电流的峰值〔90度异相〕,这个电流决定电路的无功功率 公式35 而有功功率的输入电流Iact 公式36 所以输入电流Irt 公式37 谐振腔电流滞后电压的相位〔工作点的输入阻抗相位〕 公式38 因此我们可以得到整个工作区间内,半桥POWERMOSFETZVS的充分条件〔sufficientcondition〕的相位判定 公式39 3.3通过选取Qmax来保证ZVS的实现 满载条件下的Qzvs1 求tan对于解出品质因数〔满载,最小输入电压,最大增益,最小工作频率〕并不方便,因此我们计算Qmax〔最大输出功率,最小输入电压〕,此时输入阻抗为零相位(由上边关于Qmax的描述可以看到,Qmax是在Zn虚部为零的条件下得到的,即相位等于0,而零相位那么无法满足ZVS的充分条件,也就是说半周期结束时的Irt不会大于临界值Izvs),所以选取〔5%-10%〕的差度,保证相位不为零: 公式40 从上式得到的结果要验证是否满足tan的条件,不满足那么需要重新设计。 空载条件下的Qzvs2 当然,ZVS的充分条件需要满足空载且最大输入电压时的情况,这样,满载时ZVS的最大品质因数增加了约束条件。 空载时,Q=0,所以 公式41 而公式42 由ZVS充分条件知 公式43 将上式简化得到空载且最大输入电压时的品质因数 公式44 因此,为了确保在整个工作区间,谐振腔可以ZVS,必须满足最大品质因数Qmax小于min〔Qzvs1,Qzvs2〕 四、过载和短路条件时的工作情况(Operationunderoverloadandshort-circuitcondition) 参考上图中的电压增益特性,假设谐振腔被设计以最大输出功率Pout.max工作于感性区域,相应地,Q=Qmax, 并假定输出电压相对输入电压的增益大于1,如图中M=Mx 当输出功率逐渐由零开始向最大值增加,相应的对于不同负载的增益也会逐步地从红色曲线〔Q=0〕进入到黑色曲线〔Q=Qmax〕。 控制回路会保持M始终等于Mx不变,因此静态工作点〔quiescentpoint〕会沿着M=Mx的水平线移动,相应地,水平线M=Mx和Q值曲线的交点的横坐标就是不同负载条件下的工作频率。 如果负载增加到超过最大规定值Q=Qmax,最后转换器的工作点一定进入容性区域,此时将会出现MOSFET硬开关,如果没有矫正措施那么可能会导致设备故障。 事实上,如果Q相对Qmax足够大,与M=Mx的交叉点将会出现在分界线Mz的左半平面,即容性区域;如果Q值曲线的正切线超过M=Mx,
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- LLC 谐振 电路 分析 设计