Cadence原理图设计技巧.docx
- 文档编号:11472600
- 上传时间:2023-03-01
- 格式:DOCX
- 页数:13
- 大小:1.23MB
Cadence原理图设计技巧.docx
《Cadence原理图设计技巧.docx》由会员分享,可在线阅读,更多相关《Cadence原理图设计技巧.docx(13页珍藏版)》请在冰豆网上搜索。
Cadence原理图设计技巧
Cadence原理图设计技巧
一、工具栏介绍
二、原理图设计规范
三、原理图设计基本步骤
生成文件
网表用于制作PCB文件
元器件明细用于制作明细表
元器件清单用于器件采购
Tcl文件用于导入QuartusII进行FPGA管脚验证
个人经验:
生成的文件以pdf格式打印出来(包括原理图),更加方便使用
四、常用操作
(1)元器件镜像翻转:
选中后Edit/Mirror/Horizontally(水平)
/Vertically(垂直)
(2)Edittext内容换行:
Ctrl+Enter
(3)元器件批量修改:
选中所需修改的元器件,右键EditProperties
(4)在管脚标示上加横线Eg:
1OE—》1O\E\回车
(5)元件库中填充:
选中闭环的图形,右键选中EditPropertiesFilestyle下拉列表选中Soild
常用快捷键
-
1.放大/缩小——I/O或Ctrl+滚轮上/下
2.放置元器件——P
3.放置地——G
4.元器件旋转——R
5.放置wire——W
6.放置Net——N
7.放置Text——T
五、基本技巧
1.Find功能使用
然后点击工程dsn文件,Ctrl+F调出查找
MatchCase:
大小写匹配
Highlight:
高亮显示所查网络/器件
2.生成元器件清单
选中DSN文件,Tools/BillofMaterials
3.如何检查原理图错误
(1)查看原理图中的元器件信息
如下图
(2)查看网络信息
双击某一网络即可查看其在原理图中的位置,进而检查原理图错误
(3)DRC检查
选中工程DSN文件,Tools/DesignRulesCheck
4.从原理图中导出网表
设置完毕之后,会在指定路径下产生pstchip.dat,pstxnet.dat,patxprt.dat文件
pstchip.dat:
记录的是各个封装的相关参数
pstxnet.dat:
记录各个器件引脚的电气连接关系
patxprt.dat:
记录的是各个器件对应的封装类型
5.关于输出文件的打印
File/Print,
选中Setup进行打印设置,选中虚拟打印机,这里安装的是AdobePDF(Acrobat9.0Pro)
然后选择纸张大小、方向,确定即可。
6.从原理图中导出FPGA芯片的TCL文件
这个Tcl文件可以直接导入QuartusII中进行管脚验证
这样就导出了原理图中FPGA芯片的TCL文件,将TCl文件放入QuartusII工程的文件夹下,然后导入QuartusII工程当中。
打开QuartusII工程,Tools/TclScrips
选中Tcl文件,Run,就OK了!
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- Cadence 原理图 设计 技巧