计算机组成原理复习题1.docx
- 文档编号:11018149
- 上传时间:2023-02-24
- 格式:DOCX
- 页数:25
- 大小:42.54KB
计算机组成原理复习题1.docx
《计算机组成原理复习题1.docx》由会员分享,可在线阅读,更多相关《计算机组成原理复习题1.docx(25页珍藏版)》请在冰豆网上搜索。
计算机组成原理复习题1
计算机组成原理复习题1
计算机组成原理复习题
一、选择题
1.某机字长32位,其中1位符号位,31位表示尾数。
若用定点小数表示,则最大正小数为______。
A+(1–2-32)B+(1–2-31)C2-32D2-31
2.存储单元是指______。
A存放一个二进制信息位的存贮元
B存放一个机器字的所有存贮元集合
C存放一个字节的所有存贮元集合
D存放两个字节的所有存贮元集合;
3.变址寻址方式中,操作数的有效地址等于______。
A基值寄存器内容加上形式地址(位移量)
B堆栈指示器内容加上形式地址(位移量)
C变址寄存器内容加上形式地址(位移量)
D程序记数器内容加上形式地址(位移量)
4.计算机使用总线结构的主要优点是便于实现积木化,同时______。
A减少了信息传输量
B提高了信息传输的速度
C减少了信息传输线的条数
D加重了CPU的工作量
5.有处理器的设备一般称为______设备。
A智能化B交互式C远程通信D过程控制
6.若浮点数用补码表示,则判断运算结果是否为规格化数的方法是______。
A阶符与数符相同为规格化数
B阶符与数符相异为规格化数
C数符与尾数小数点后第一位数字相异为规格化数
D数符与尾数小数点后第一位数字相同为规格化数
7.定点16位字长的字,采用2的补码形式表示时,一个字所能表示的整数范围是______。
A-215~+(215-1)B-(215–1)~+(215–1)
C-(215+1)~+215D-215~+215
8.RAM芯片,存储容量为64K×16位,该芯片的地址线和数据线数目为______。
A64,16B16,64C64,8D16,6。
10.用某个寄存器中操作数的寻址方式称为______寻址。
A直接B间接C寄存器直接D寄存器间接
11.计算机的外围设备是指______。
A输入/输出设备B外存储器
C远程通信设备D除了CPU和内存以外的其它设备
12.中断向量地址是:
______。
A子程序入口地址B中断服务例行程序入口地址
C中断服务例行程序入口地址的指示器D中断返回地址
13.冯·诺依曼机工作的基本方式的特点是______。
A多指令流单数据流
B按地址访问并顺序执行指令
C堆栈操作
D存贮器按内容选择地址
14.在机器数______中,零的表示形式是唯一的。
A原码B补码C移码D反码
15.在定点二进制运算器中,减法运算一般通过______来实现。
A原码运算的二进制减法器
B补码运算的二进制减法器
C原码运算的十进制加法器
D补码运算的二进制加法器
16.主存贮器和CPU之间增加cache的目的是______。
A解决CPU和主存之间的速度匹配问题
B扩大主存贮器容量
C扩大CPU中通用寄存器的数量
D既扩大主存贮器容量,又扩大CPU中通用寄存器的数量
17.单地址指令中为了完成两个数的算术运算,除地址码指明的一个操作数外,另一个常需采用______。
A堆栈寻址方式B立即寻址方式C隐含寻址方式D间接寻址方式
18.描述PCI总线中基本概念不正确的句子是______。
A.PCI总线是一个与处理器无关的高速外围设备
B.PCI总线的基本传输机制是猝发或传送
C.PCI设备一定是主设备
D.系统中只允许有一条PCI总线
20.为了便于实现多级中断,保存现场信息最有效的办法是采用______。
A通用寄存器B堆栈C存储器D外存
21.定点字长的字,采用2的补码表示时,一个字所能表示的整数范围是______。
A.–128~+127B.–127~+127C.–129~+128D.-128~+128
22.下面浮点运算器的描述中正确的句子是:
______。
A.浮点运算器可用阶码部件和尾数部件实现
B.阶码部件可实现加、减、乘、除四种运算
C.阶码部件只进行阶码相加、相减和比较操作
D.尾数部件只进行乘法和减法运算
23.双端口存储器在______情况下会发生读/写冲突。
A.左端口与右端口的地址码不同
B.左端口与右端口的地址码相同
C.左端口与右端口的数据码不同
D.左端口与右端口的数据码相同
24.寄存器间接寻址方式中,操作数处在______。
A.通用寄存器B.主存单元C.程序计数器D.堆栈
25.微程序控制器中,机器指令与微指令的关系是______。
A.每一条机器指令由一条微指令来执行
B.每一条机器指令由一段微指令编写的微程序来解释执行
C.每一条机器指令组成的程序可由一条微指令来执行
D.一条微指令由若干条机器指令组成
28.计算机系统中的存贮器系统是指______。
ARAM存贮器
BROM存贮器
C主存贮器
D主存贮器和外存贮器
29.某计算机字长32位,其存储容量为16MB,若按双字编址,它的寻址范围是______。
A0—16MBB0—8MC0—8MBD0—16MB
30.程序控制类指令的功能是______。
A进行算术运算和逻辑运算
B进行主存与CPU之间的数据传送
C进行CPU和I/O设备之间的数据传送
D改变程序执行顺序
31.由于CPU内部的操作速度较快,而CPU访问一次主存所花的时间较长,因此机器周期
通常用______来规定。
A主存中读取一个指令字的最短时间
B主存中读取一个数据字的最长时间
C主存中写入一个数据字的平均时间
D主存中读取一个数据字的平均时间
32.系统总线中控制线的功能是______。
A提供主存、I/O接口设备的控制信号响应信号
B提供数据信息
C提供时序信号
D提供主存、I/O接口设备的响应信号
34.完整的计算机应包括______。
A运算器、存储器、控制器;
B外部设备和主机;
C主机和实用程序;
D配套的硬件设备和软件系统;
35.机字长32位,存储容量为1MB,若按字编址,它的寻址范围是______。
A0—1MB0—512KBC0—256KD0—256KB
38.指令周期是指______。
ACPU从主存取出一条指令的时间;
BCPU执行一条指令的时间;
CCPU从主存取出一条指令加上CPU执行这条指令的时间;
D时钟周期时间;
39.在______的微型计算机系统中,外设可和主存贮器单元统一编址,因此可以不使用I/
O指令。
A单总线B双总线C三总线D多总线
40.在微型机系统中,外围设备通过______与主板的系统总线相连接。
A适配器B设备控制器C计数器D寄存器
41.至今为止,计算机中的所有信息仍以二进制方式表示的理由是______。
A.节约元件;B运算速度快;C物理器件的性能决定;D信息处理方便;
43.已知X为整数,且[X]补=10011011,则X的十进制数值是______。
A+155B–101C–155D+101
44.存储器是计算机系统的记忆设备,它主要用来______。
A存放数据B存放程序C存放数据和程序D存放微程序
45.微型机算计系统,其操作系统保存在软盘上,其内贮存器应该采用______。
ARAMBROMCRAM和ROMDCCP
46.指令系统采用不同寻址方式的目的是______。
A实现存贮程序和程序控制;
B缩短指令长度,扩大寻址空间,提高编程灵活性;
C可直接访问外存;
D提供扩展操作码的可能并降低指令译码的难度;
47.在CPU中跟踪指令后继地址的寄存器是______。
A主存地址寄存器B程序计数器C指令寄存器D状态条件寄存器
48.系统总线地址的功能是______。
A选择主存单元地址;
B选择进行信息传输的设备;
C选择外存地址;
D指定主存和I/O设备接口电路的地址;
49.某寄存器中的值有时是地址,因此只有计算机的______才能识别它。
A译码器B判断程序C指令D时序信号
50.用16位字长(其中1位符号位)表示定点整数时,所能表示的数值范围是______。
A[0,216–1]B[0,215–1]C[0,214–1]D[0,215]
52.以下四种类型的半导体存储器中,以传输同样多的字为比较条件,则读出数据传输率最
高的是______。
ADRAMBSRAMC闪速存储器DEPROM
57.八位微型计算机中乘除法大多数用______实现。
A软件B硬件C固件D专用片子
58.用虚拟存贮器的主要目的是______。
A提高主存贮器的存取速度;
B扩大主存贮器的存贮空间,并能进行自动管理和调度;
C提高外存贮器的存取速度;
D扩大外存贮器的存贮空间;
60.CPU响应中断时,进入“中断周期”,采用硬件方法保护并更新程序计数器PC内容,而不是由软件完成,主要是为了_______。
A能进入中断处理程序,并能正确返回源程序;
B节省主存空间;
C提高处理机速度;
D易于编制中断处理程序;
62.双端口存储器所以能高速进行读/写,是因为采用______。
A高速芯片B两套相互独立的读写电路C流水技术D新型器件
63.二地址指令中,操作数的物理位置可安排在______。
A栈顶和次栈顶B两个主存单元C一个主存单元和一个寄存器D两个寄存器
66.在单级中断系统中,CPU一旦响应中断,则立即关闭______标志,以防本次中断服务结束前同级的其他中断源产生另一次中断进行干扰。
A中断允许B中断请求C中断屏蔽D中断保护
68.运算器虽有许多部件组成,但核心部件是______。
A.数据总线B.算术逻辑运算单元C.多路开关D.累加寄存器
70.为确定下一条微指令的地址,通常采用断定方式,其基本思想是______。
A.用程序计数器PC来产生后继微指令地址
B.用微程序计数器μPC来产生后继微指令地址
C.通过微指令顺序控制字段由设计者指定或由设计者指定的判别字段控制产生后继微指令地址
D.通过指令中指定一个专门字段来控制产生后继微指令地址
71.为了使设备相对独立,磁盘控制器的功能全部转移到设备中,主机与设备间采用______接口。
A.SCSIB.专用C.ESDID.RISC
72.I/O标准接口SCSI中,一块主适配器可以连接______台具有SCSI接口的设备。
A.6B.7C.8D.10
73.没有外存贮器的计算机监控程序可以存放在______。
ARAMBROMCRAM和ROMDCPU
74.如果浮点数用补码表示,则判断下列哪一项的运算结果是规格化数______。
A1.11000B0.01110C1.00010D0.0101
75.虚拟存贮器中,当程序正在执行时,由______完成地址映射。
A程序员B编译器C装入程序D操作系统
76.同步控制是______。
A只适用于CPU控制的方式B只适用于外围设备控制的方式
C由统一时序信号控制的方式D所有指令执行时间都相同的方式
77.运算器的主要功能是进行______。
A.逻辑运算B.算术运算C.逻辑运算与算术运算D.初等函数的运算
78.机字长16位,它的存贮容量是64K,若按字编址,那么它的寻址范围是______。
A.0~64KB.0~32KC.0~64KBD.0~32KB
79.用于对某个寄存器中操作数的寻址方式称为______寻址。
A.直接B.间接C.寄存器直接D.寄存器间接
80.若[X]补=11010011,则X的十进制数真值是______。
A.71B.48C.65D.63
82.下面描述的RISC机器基本概念中不正确的句子是______。
A.RISC机器不一定是流水CPUB.RISC机器一定是流水CPU
C.RISC机器有复杂的指令系统D.CPU配置很少的通用寄存器
83.下列数中最大的数为______。
A.(10010101)2B.(227)8
C.(96)8D.(143)5
84.IEEE754标准规定的32位浮点数中,符号位为1位,阶码为8位,则它所能表示的最大规格化正数为______。
A.+(2–223)×2+127B.+(1–223)×2+127C.+(2–223)×2+255
D.2+127+227
85.操作控制器的功能是______。
A.产生时序信号B.从主存取出一条指令C.完成指令操作的译码
D.从主存取出指令,完成指令操作码译码并产生有关的操作控制信号,以解释执行该指令
87.通道对CPU的请求形式是______。
A.自陷B.中断C.通道命令D.跳转指令
89.描述流水CPU基本概念不正确的句子是______。
A.流水CPU是以空间并行性为原理构造的处理器
B.流水CPU一定是RISC机器
C.流水CPU一定是多媒体CPU
D.流水CPU是一种非常经济而实用的时间并行技术
90.通道程序是由______组成。
A.I/O指令B.通道指令(通道控制字)C.通道状态字
91.下列数中最小的数是______。
A.(100101)2B.(50)8C.(100010)BCDD.(625)16
92.______表示法主要用于表示浮点数中的阶码。
A.原码B.补码C.反码D.移码
93.下四种类型指令中,执行时间最长的是______。
A.RR型指令B.RS型指令C.SS型指令D.程序控制指令
94.单地址指令为了完成两个数的算术运算,除地址指明的一个操作数外,另一个操作数常采用______寻址方式。
A.堆栈B.立即C.隐含D.间接
95.下述I/O控制方式中,______主要由程序实现。
A.PPU方式B.中断方式C.DMA方式D.通道方式
96.运算器的描述,______是正确的。
A.只做加法B.只做算术运算
C.既做算术运算又做逻辑运算D.只做逻辑运算
97.EPROM是指______。
A.读写存储器B.只读存储器C.闪速存储器D.光擦除可编程只读存储器
98.常用的虚拟存储系统由______两级存储器组成,其中辅存是大容量的磁表面存储器。
A.cache—主存B.主存—辅存C.cache—辅存D.通用寄存器—主存
99.CPU主要包括______。
A.控制器B.控制器、运算器、cacheC.运算器和主存D.控制器、ALU和主存
C.吞吐能力小于前者的吞吐能力D.吞吐能力大于前者的吞吐能力
100.在集中式总线仲裁中,______方式响应时间最快,______方式对电路故障最敏感。
A.菊花链B.独立请求C.计数器定时查询
102.计算机经历了从器件角度划分的四代发展历程,但从系统结构上来看,至今绝大多数计算机仍属于______型计算机。
A.实时处理B.智能化C.并行D.冯.诺依曼
103.在多级存储体系中,“cache—主存”结构的作用是解决______的问题。
A.主存容量不足B.主存与辅存速度不匹配
C.辅存与CPU速度不匹配D.主存与CPU速度不匹配
104.采用虚拟存贮器的主要目的是______。
A.提高主存贮器的存取速度
B.扩大主存贮器的存贮空间,并能进行自动管理和调度
C.提高外存贮器的存取速度
D.扩大外存贮器的存贮空间
二、填空题
1.存储A._____并按B.______顺序执行,这是C.______型计算机的工作原理。
2.移码表示法主要用于表示A.______数的阶码E,以利于比较两个B.____的大小和
C.__对阶____操作。
4.寻址方式按操作数的A.______位置不同,多使用B.______和C.______型,前者比后者执
行速度快。
5.微程序设计技术是利用A.______方法设计B.______的一门技术。
具有规整性、可维护
性、C.______等一系列优点。
8.为了运算器的A._____,采用了B._____进位,C._____乘除法流水线等并行措施。
10.一个较完善的指令系统应包含A.______类指令,B.______类指令,C.______类指令,程序控制类指令,I/O类指令,字符串类指令,系统控制类指令。
12.当代流行的标准总线内部结构包含A.______总线,B.______总线,C.______总线,
公用总线。
14.在计算机术语中,将运算器和控制器合在一起称为A.______,而将B.______和存储器
合在一起称为C.______。
15.数的真值变成机器码可采用A.______表示法,B.______表示法,C.______表示法,移
码表示法。
16.广泛使用的A.______和B.______都是半导体随机读写存储器。
前者的速度比后者快,
但C.______不如后者高。
17.形式指令地址的方式,称为A.______方式,有B.______寻址和C.______寻址。
18.CPU从A.______取出一条指令并执行这条指令的时间和称为B.______。
由于各种指
令的操作功能不同,各种指令的指令周期是C.______。
19.微型机算计机的标准总线从16位的A.______总线,发展到32位的B.______总线和C.______总线,又进一步发展到64位的PCI总线。
22.一个定点数由A.______和B.______两部分组成。
根据小数点位置不同,定点数有
C.______和纯整数之分。
23.对存储器的要求是A.______,B.______,C.______。
为了解决这三方面的矛盾,计算机采用多级存储体系结构。
24.指令系统是表征一台计算机性能的重要因素,它的A.______和B.______不仅影响到机器的硬件结构,而且也影响到C.______。
25.当今的CPU芯片除了包括定点运算器和控制器外,还包括A.______,B.______运算器和C.______管理等部件。
26.总线是构成计算机系统的A.______,是多个B.______部件之间进行数据传送的C.______通道
27.一种外设都是在它自己的A。
______控制下进行工作,而A则通过B.______和C.______相连并受C控制。
28.在计算机系统中,CPU对外围设备的管理处程序查询方式、程序中断方式外,还有A.______方式,B.______方式,和C.______方式。
29.Cache是一种A.______存储器,是为了解决CPU和主存之间B.______不匹配而采用
的一项重要硬件技术。
现发展为多级cache体系,C.______分设体系。
31.RISC指令系统的最大特点是:
A.______;B.______;C.______种类少。
只有取数/存
数指令访问存储器。
32.并行处理技术已成为计算计技术发展的主流。
它可贯穿于信息加工的各个步骤和阶段。
概括起来,主要有三种形式A.______并行;B.______并行;C.______并行。
33.为了解决多个A.______同时竞争总线,B.______必须具有C.______部件。
35.主存与cache的地址映射有A.______、B.______、C.______三种方式。
其中组相连方式适度地兼顾了前二者的优点,又尽量避免其缺点,从灵活性、命中率、硬件投资来说较为理想。
36.流水CPU是以A.______为原理构造的处理器,是一种非常B.______的并行技术。
目
前的C.______微处理器几乎无一例外的使用了流水技术。
37.计算机的硬件包括A.______,B.______,C.______适配器,输入输出部分。
38.按IEEE754标准,一个浮点数由A.______,阶码E,尾数m三部分组成。
其中阶码E
的值等于指数的B.______加上一个固定C.______。
39.存储器的技术指标有A.______,B.______,C.______,存储器带宽。
40.指令操作码字段表征指令的A.______,而地址码字段指示B.______。
微小型机多采用
C.______混合方式的指令格式。
41.CPU中至少有如下六类寄存器,除了A.______寄存器,B.______计数器,C.______寄存器外,还应有通用寄存器,状态条件寄存器,数据缓冲寄存器。
42.总线有A.______特性,B.______特性,电气特性,C.______特性。
45.指令格式中,地址码字段是通过A.______来体现的,因为通过某种方式的变换,可以给出B.______地址。
常用的指令格式有零地址指令、单地址指令、C.______三种.
47.堆栈是一种特殊的A.______寻址方式,它采用B.______原理.按结构不同,分为C.______
和存储器堆栈.
50.CPU周期也称为A.______;一个CPU周期包含若干个B.______。
任何一条指令的指令
周期至少需要C.______个CPU周期。
51.DMA方式采用下面三种方法:
①A.______访内;②B.______;③C.______交替访内。
52.RISCCPU是克服CISC机器缺点的基础上发展起来的,它具有的三个基本要素是:
(1)
一个有限的A.______;
(2)CPU配备大量的B.______;(3)强调C.______的优化。
53.总线仲裁部件通过采用A.______策略或B.______策略,选择其中一个主设备作为总线的下一次主方,接管C.______。
55.多个用户共享主存时,系统应提供A.______。
通常采用的方法是B.______保护和C.______保护,并用硬件来实现。
56.在计算机系统中,多个系统部件之间信息传送的公共通路称为A.______。
就其所传送
信息的性质而言,在公共通路上传送的信息包括数据、B.______、C.______信息。
57.设D为指令中的形式地址,I为基址寄存器,PC为程序计数器。
若有效地址E=(PC)
+D,则为A.______寻址方式;若E=(I)+D,则为B.______;若为相对间接寻址方式,则有效地址为C.______。
58.在进行浮点加减法运算时,需要完成A.______、尾数求和、B.______、合入处理和C.______等步骤。
59.多媒体CPU是带有A.
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 计算机 组成 原理 复习题