主题fpgadsp解决方案doc精.docx
- 文档编号:10848890
- 上传时间:2023-02-23
- 格式:DOCX
- 页数:63
- 大小:49.08KB
主题fpgadsp解决方案doc精.docx
《主题fpgadsp解决方案doc精.docx》由会员分享,可在线阅读,更多相关《主题fpgadsp解决方案doc精.docx(63页珍藏版)》请在冰豆网上搜索。
主题fpgadsp解决方案doc精
主题:
FPGADSP解决方案
问答集锦:
[问:
sunyouth.song]
如何根据已知的性能指标要求,选择最优结构(资源耗费最少/速度最快)的FIR滤波器设计?
[答:
AlteraExpert]
youcanreadtherelateddocument,especiallythoseonfilterdesign,alsoifyouusealteraFIRcompilerIPcore,pleasereadtheFIRcompileruserguideonhowtousethisIP,thenyoucanselecttheavailablearchitecturesofFIRfilter.
[10:
35:
47]
[问:
sunnyday]
FPGA做DSP应用中的输入数据一般怎样得到?
是直接通过AD采集还是通过其它控制IC发送。
如果是通过其它控制IC,如何做FPGA与这个IC的通讯?
[答:
AlteraExpert]
目前Altera的FPGA不支持AD采集,需要外挂设备,通讯完全由工程师灵活自行设计,通讯方式依赖于所使用的AD器件。
[10:
37:
14]
[问:
cwschina]
我正计划设计一套视觉系统,希望使用FPGADSP,请问Altera公司是否能给我提供一些参考方案?
谢谢!
[答:
AlteraExpert]
currentlynosuchreferencedesign,butyouvisitalterawebsitefortherelatedinformation
[10:
37:
20]
[问:
lwz3968]
请问:
在最新的《FPGADSP解决方案》中,是否能全部支持在线快速编程?
亦或仅有部分支持上述方式?
如何快速获得Altera的最新资讯?
[答:
AlteraExpert]
可以全部支持在线快速编程,获得Altera的最新资讯请登陆Altera网站。
[10:
38:
48]
[问:
tangyp]
贵公司一般FPGA开发平台能否用于开发PPGADSP。
[答:
AlteraExpert]
可以,我们提供一系列的关于DSP的IPCore,客户可以直接应用这些IPCore,也可以用我们的FPGA来做DSP的开发和验证
[10:
39:
24]
[问:
yeding
sheng503]
贵公司现在提供了那些IP核?
付费不?
还有,自己开发的模块想作成IP核,需要怎样加密?
[答:
AlteraExpert]
WehavedifferentkindofIPcorsonTelecommunication,Datacommunication,interface,databus...pleaseletmeknowwhatkindofIPdoyouwant?
?
?
Myemailaddress:
horace@
OurIPcoresincludingfromAlteraowndevelopmentandourpartners(AMPP),sowhenyouletmeknowyourIPcores,wecanfurtherdiscussonit.
[10:
39:
35]
[问:
rorman]
在FPGA的DSP设计中,C语言最终会代替HDL吗/
[答:
AlteraExpert]
目前来说还不能,因为目前的HDL的综合效率还是要比HDL好,但是以后的发展趋势还是有可能向C语言这样的高级语言过渡。
[10:
41:
42]
[问:
liwanggao]
EPM7000S系列在I/O口用作双向口时,应如何设置?
在输入输出切换时,是否一定要用一个外部I/O口作为输出使能,能否用一个内部信号作为输出使能?
[答:
AlteraExpert]
在QuartusII开发平台中,设计者只需定义该I/O为双向口,Qii将自动例化一个输出三态buffer,可以使用内部信号或专用使能信号作为输出使能。
[10:
41:
44]
[问:
Panh2000]
请教专家一下几个问题:
1.目前,FPGA和DSP结合使用的解决方案在家庭用户中的使用情况有什幺样的趋势?
2.FPGA与DSP的结合使用与带FPGA的嵌入式应用系统有何区别?
3.FPGA和DSP的最新开发应用工具有些什幺样的变化?
谢谢!
潘洪亮
2003。
12。
02
[答:
AlteraExpert]
1.thisquestionissobig,IthinkFPGAandDSPwillbeknownbymoreandmoreengineers
2.asIsayduringthepresentation,wewilluseFPGAtodothespecificjob,whileourNIOSembeddedsystemwilldothecontrollingjob
3.alteraprovidetotaltools,SOPCbuilderwillbereponsibleforembeddedsystemdesign,dspbuilderwillberesponsiblefordspalgorithmdesigns
[10:
41:
44]
[问:
aihuazou]
HowCanIgetthelicenseoftheDspbuilder
[答:
AlteraExpert]
Ifyoubuyalteradspdev.Kit(demoboard),youcansubscribealicensefromalterawebsite
[10:
42:
40]
[问:
jack.a.xu]
IsittheFIRfilterdesignVHDLcodeavailble?
Plssendtome,thanku!
[答:
AlteraExpert]
no,itisalteraIPcore
[10:
43:
26]
[问:
liberal2002]
请在座谈中关注一下FPGA和DSP在软件无线电中的应用和一些解决方案。
谢谢
[答:
AlteraExpert]
OK!
没有问题。
如果您有这方面的疑问可以向我们提出问题。
[10:
44:
21]
[问:
jasoncsh]
请问有没有加入用户模块时应注意的问题
[答:
AlteraExpert]
用户只需将自己设计的模块放置在本工程的目录下,上层模块调用该用户模块时能够自动搜索到设计文件。
[10:
44:
25]
[问:
cwschina]
我是一位非常忠实于Altera公司产品的教师,我从Max_plusII开始教学,现在已经在用QuartusII,我计划写一本关于QuartusII的中文书,不知Altera公司能否同意,可以给我提供哪些帮助?
[答:
AlteraExpert]
我们该有合作机会的,请联络sopcworldasia@我们会尽力配合的.谢谢!
[10:
45:
54]
[问:
tomyaoyuan]
请问在Altera的FPGA上是否有视频编码算法,如h.263,mpeg4等,实现的成功案例?
FPGA平台实现视频编码有什幺优势和难度?
[答:
AlteraExpert]
ALTERAandAMPP(3rdvendor)canprovidealotofIPcores,orturntoalteradesignservices.
goto
andformoreinformation
[10:
46:
18]
[问:
kadial]
nois和dspBlock是什幺关系呀?
[答:
AlteraExpert]
NIOS是我们提供给客户使用的一个软核的RISC的CPU,DSPBlock只是我们在stratixFPGA中设计的一个用于dsp处理的乘加-累加器
[10:
47:
02]
[问:
liqiang123456]
有没有提供强大的FPGA软件算法支持?
例如现成的IP包等等
[答:
AlteraExpert]
ALTERAprovidemorethan60DSPIPcores,asIsaidduringthepresentation
[10:
47:
09]
[问:
amaosonic]
目前,在FPGA中集成cpu,dsp成了业界趋势,请专家们评估一下这方面的未来形势
[答:
AlteraExpert]
FPGA的设计目标越来越趋向于片上系统SOPC,在一个单板上一片FPGA集CPU、DSP、用户逻辑于一体,大大减小单板面积,降低成本。
[10:
48:
22]
[问:
zmeng]
Altera公司设计DSP系统体系,比其它公司有哪些突出的优点?
[答:
AlteraExpert]
asIsaidduringthepresentation,ourDSPsolutionisacomplementtothetraditionaldspsolution,customercanuseourFPGAtodesignhissystemfreely,notlikeotherdspsolution,youaredependentonwhatthesedspvendorscanprovide
[10:
49:
13]
[问:
samire]
存储器的Bit和带宽有何直接的关系?
[答:
AlteraExpert]
在相同存取速度的情况下,当然是Bit位数越多,存储器的带宽就越大
[10:
50:
35]
[问:
mynews1738]
在扩频通信如WCDMA中,中频以下能否用FPGADSP方案解决,匹配滤波器如何实现?
谢谢!
[答:
AlteraExpert]
ofcourse.
firstlyyouneedtogeneratethecoefficentsofthisfilter,thenyoucanuseFIRcompilerIPcoretoimplementsuchfilter
[10:
51:
10]
[问:
lei]
请问能具体的解释一下FPGA与DSP的关系幺?
[答:
AlteraExpert]
Altera的FPGA作为一个片上系统(SOPC)解决方案的物理平台,其内部集成了DSP和CPU,DSP的快速运算功能得以在FPGA里面实现。
当FPGA没有DSP模块时,FPGA的优势是逻辑实现非常灵活,而DSP的优势在于数字运算。
[10:
51:
58]
[问:
hzjlili]
fpga内部是并行处理的,而实际的dsp内部并行处理单元有限,还有相当多的非并行处理部分,请问fpgadsp方案在提高并行处理能力的同时,是否会导致其它的额外开销。
[答:
AlteraExpert]
我们提供的是可定制的DSPCORE,DSPCORE耗费资源的多少和系统的需求密切相关。
您可定义您的需求来限定资源的消耗。
对于您确定的需求不会有额外开销。
[10:
52:
27]
[问:
liwenz]
请问:
你们所说的DSP解决方案是FPGA里的物理的(硬)的技术,还是通过DSP软件内核嵌入?
谢谢
[答:
AlteraExpert]
both.oursolutionisnotthetraditionalpuresoftwaresolution.actuallywearetheso-calledembeddedsystemplushardwareco-processor.
[10:
52:
47]
[问:
32kmcu]
altera的FPGA,在3.3v系统供电情况下,可以直接挂接5V系统吗?
会不会有可控硅效应?
[答:
AlteraExpert]
这个要看你所选用的FPGA是否有5V的兼容性,如果有,你可以接5V的输入,但是输出你需要用极电极开路的方式驱动5V器件。
具体实现方式参见具体器件的数据手册。
[10:
53:
10]
[问:
amaosonic]
FPGADSP方案,和贵公司上次提到的利用Hardcopy开发RISC,有和联系或互补呢?
[答:
AlteraExpert]
FPGADSPsolutionisforthecustomertoimplementadspissue,whilehardcopyisforthecustomertoconvertaFPGAtohardcopydevice(similartoASIC)
[10:
55:
52]
[问:
yeding
sheng503]
你们的开发软件和ACTIVE-HDL相比,有那些优点?
[答:
AlteraExpert]
我们的软件可以提供给客户从代码综合,布局布线,前后仿真到器件下载配置完全的设计环境,而ACTIVE-HDL只是一个用于仿真的软件。
[10:
56:
14]
[问:
guoyong
_zhou]
在300ns内,实现64点fft需要选择多少万门的FPGA?
[答:
AlteraExpert]
请参考FFT的IPcore,您可得到相关的资源估计及仿真测试文件。
[10:
56:
29]
[问:
FPGA
+DSP]
1、我主要想问以下FPGA的掉点配置问题,请问单片机在对FPGA的配置过程中其如何知道数据已经发送完成?
[答:
AlteraExpert]
当配置完成以后,有configdone信号指是配置完成。
具体时序关系你可以从我们最新的altetaconfighandbook找到(这是个比较好的文档,是所有关于alterafpga配置文档的一个总结)。
[10:
56:
53]
[问:
samire]
用FPGA设计DSP,FPGA的利用率有多高?
如何选择FPGA逻辑单元的数量?
[答:
AlteraExpert]
Altera的FPGA内置多个DSP硬核,用户如果使用这些DSP模块,对FPGA其余的逻辑单元没有影响,依然可以作为用户逻辑使用。
[10:
56:
58]
[问:
aquazy]
如果我要在万分之一秒内完成对100个1000次乘加运算,该怎幺解决?
用dsp能够达到吗?
用什幺型号的?
用fpga解决是否更好一些,fpga的开发难度大吗?
应该做哪些准备工作?
[答:
AlteraExpert]
youcanusetheinternaldspblocktoimplementthemultipliers,asItoldinthepresentation,theperformanceofonedspblockis250MMAC,thenyoucancalculatethenumberofdspblocksused,lateron,youcheckalteradatasheettofindtheavailabledspblocksfordifferentstratixdevices.
[10:
58:
39]
[问:
ljp]
Stratix中最小单元延时有多长?
[答:
AlteraExpert]
在FPGA的设计中,我们一般只提最大的延时有多长。
另外,你所说的单元延时是指什幺单元?
[10:
58:
48]
[问:
yjems]
有人说FPGA/CPLD不适合用于手持类设备,这样的说法对吗?
[答:
AlteraExpert]
Thismaynottotallytrue,thisisbecausetheCPLDpowerconsumptionandchipsizebecomesmallerandsmaller,sothiscouldbeexpectedtouseonportablemachines.
[10:
59:
25]
[问:
zzycat]
1、请举例说明FPGADSP解决方案和传统地DSP解决方案在完成计算任务时,在代码编写上的异同。
2、请以能用作DSP的最小规模的芯片为例,讲解FPGADSP开发工具的开发流程。
[答:
AlteraExpert]
thetraditionalmethodistowriteswcodetoimplementdspalgorithm,usuallyinCcode
whilefpgadspsolution,exceptwritingswcode,youneedtoimplementspecificalgorithmsinFPGA(hardware),usuallyinHDL(VHDLorverilog)
asforyoursecondquestion,youcanvisitalterawebsiteformoreinformation
products/dsp/dsp-builder.html
[11:
01:
30]
[问:
chenwy]
如果使用FPGADSP设计一个大型的会议系统,是否可以提供参考设计?
[答:
AlteraExpert]
我们提供您所需要的相应IPCORE及一些底层的参考设计,对于系统设计方面和您的需求密切相关,这部分内容还需要您自己完成。
[11:
02:
45]
[问:
liwenz]
请问你们的FPGA集成DSP技术,是软件嵌入,还是本身FPGA中有适合DSP运算的硬件技术?
谢谢
[答:
AlteraExpert]
我们的FPGA内置了DSP硬核,硬件支持DSP运算。
[11:
02:
51]
[问:
hjd0923]
FPGADSP能解决DOS操作系统的问题吗?
[答:
AlteraExpert]
是否加操作系统,要看你系统的具体情况。
你可以在我们FPGA中加入嵌入处理器使你的系统既有处理器的灵活性(根据需要你可以加入嵌入式操作系统),又有运用DSPblock带来高性能。
[11:
03:
43]
[问:
haimag]
请问Modulation都提供那些Ipcore,
[答:
AlteraExpert]
请参阅ALTERA的网站或Modulation的网站来得到相应的ipcore列表
[11:
04:
41]
[问:
fzpcln]
请问DSP核嵌入到FPGA芯片内,如果要用到DSP内核与FPGA是否有相应的接口,如果要用FPGA做复杂的运算,对FPGA的编程是否和实际的DSP芯片一样灵活!
[答:
AlteraExpert]
whatalteradoistointegrateaNIOSembeddedsystemplushardwareco-processor.
youneedtowriteHDLcodetoimplementthefunctioninaFPGA,pleaserememberthattheHDLcodewillbeeventuallybeconvertedtologic.
[11:
06:
13]
[问:
liuyu20
02_0_0]
有没有快速编程的方法,如何在汇编语言和C语言间取舍?
?
?
谢谢
[答:
AlteraExpert]
请问你是指的在嵌入式开发中的编程吗?
[11:
06:
22]
[问:
clk810412]
在DSP+FPGA开发模式中,要注意的问题是什幺?
怎幺解决速度问题?
[答:
AlteraExpert]
inthissolution,FPGAwilldothosejobswhicharespeedsensitiveanditisnotecnomicifimplementedindspsoftware.
[11:
08:
32]
[问:
ljp]
演示中说PLL一般放在外围或角落,这样有何好处?
时钟部分放在什幺地方较为合适?
[答:
AlteraExpert]
在功能上,PLL使用来做输入频率相关处理的,如倍分频,调相等等,输入内部供内部逻辑使用或外部其它器件使用,此种功能要求
PLL放在外围或角落以减少时钟Jitter等等。
在IC制造上难度上PLL放在周边更方便些。
[11:
09:
21]
[问:
zhang3f]
“基于C代码的可编程逻辑设计流程”是否意味着可以开发rtos及并行处理机制,altera有没有提供这方面的ip核呢?
[答:
AlteraExpert]
我们提供可以嵌入FPGA内的软核的CPU,客户可以在这个嵌入式的系统上运行RTOS,如果同时嵌入多个CPU在一片FPGA内,也可以实现并行处理。
[11:
09:
34]
[问:
lxl9726]
用FPGADSP做调制解调,成本如何?
[答:
AlteraExpert]
speakingcost,usuallyyouneedtodocomparision.
Ithinkinmypresentaion,Ihavegivensomeexamples
[11:
09:
59]
[问:
qin]
你认为目前的加密技术,那种较为安全?
[答:
AlteraExpert]
加密的安全性主要看加密算法的选择,及破解工具的专用性,加密算法越复杂,破解工具越专业,越不容易被破解,也就越安全。
[11:
10:
16]
[问:
32kmcu]
带DSP核的FPGA目前有开发板或评估板吗?
有的话价格如何?
[答:
AlteraExpert]
Yes,wehave.Canyousendmeanemail(horace@),sothatwecanfurtherdisucss.
[11:
10:
34]
[问:
ljp]
可编程和可配置有何不同?
在设计和使用上有何区别?
[答:
AlteraExpert]
对于FPGA/CPLD设计,编程是针对EPROM/CPLD进行数据下载,配置是针对SRAM架构的FPGA进行数据下载。
[11:
10:
39]
[问:
XYTAN]
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 主题 fpgadsp 解决方案 doc