第8章存储器与可编程器件.docx
- 文档编号:10329442
- 上传时间:2023-02-10
- 格式:DOCX
- 页数:75
- 大小:1,016.08KB
第8章存储器与可编程器件.docx
《第8章存储器与可编程器件.docx》由会员分享,可在线阅读,更多相关《第8章存储器与可编程器件.docx(75页珍藏版)》请在冰豆网上搜索。
第8章存储器与可编程器件
第8章
存储器与可编程逻辑器件
内容提要:
存储器是计算机和数字系统不可缺少的重要设备,可编程逻辑器件是目前数字系统设计的主要逻辑器件。
本章首先介绍存储器的基本概念,各种存储器的工作原理以及存储器容量的扩展方法。
然后介绍可编程阵列逻辑(PAL)、通用阵列逻辑(GAL)的电路结构和应用。
最后简述CPLD、FPGA和在系统编程(ISP)技术的基本思想。
8.1存储器概述
导读:
在这一节中,你将学习:
⏹存储器的分类、相关概念
⏹存储器的主要技术指标
8.1.1存储器分类
存储器是一种能存储大量二进制信息的半导体存储器,随着微电子技术的发展,半导体存储器以其容量大、存取速度快、可靠性高、外围电路简单、与其它电路配合容易等特点,在计算机和数字系统中得到了广泛的应用。
它用来存放程序和大量的数据,是计算机和数字系统中非常重要的组成部分。
按照存储器的性质和特点分类,存储器有不同的分类方法。
1.根据存储器存取功能的不同分类
存储器可分为只读存储器(Read-OnlyMemory,简称ROM)和随机存取存储器(RandomAccessMemory,简称RAM)。
只读存储器在正常工作状态时,只能从中读取数据,而不能写入数据。
ROM的优点是电路结构简单,数据一旦固化在存储器内部后,就可以长期保存,而且在断电后数据也不会丢失,故属于数据非易失性存储器。
其缺点是只适用于存储那些固定数据或程序的场合。
随机存取存储器与只读存储器的根本区别在于:
随机存储器在正常工作状态时可随时向存储器里写入数据或从中读出数据,在存储器断电后信息全部丢失,因此RAM也称为易失性存储器。
2.根据存储器制造工艺的不同分类
存储器可分为双极型存储器和MOS型存储器。
双极型存储器以TTL触发器作为基本存储单元,具有速度快、价格高和功耗大等特点,主要用于高速应用场合,如计算机的高速缓存。
MOS型存储器是以MOS触发器或MOS电路为存储单元,具有工艺简单、集成度高、功耗小、价格低等特点,主要用于计算机的大容量内存储器。
3.根据存储器数据的输入/输出方式不同分类
存储器可分为串行存储器和并行存储器。
串行存储器中数据输入或输出采用串行方式,并行存储器中数据输入或输出采用并行方式。
显然,并行存储器读写速度快,但数据线和地址线占用芯片的引脚数较多,且存储容量越大,所用引脚数目越多。
串行存储器的速度比并行存储器慢一些,但芯片的引脚数目少了许多。
8.1.2存储器的相关概念
半导体存储器的核心部分是“存储矩阵”,它由若干个“存储单元”构成;每个存储单元又包含若干个“基本存储单元”,每个基本存储单元存放1位二进制数据,称为一个“比特”。
通常存储器以“存储单元”为单位进行数据的读写。
每个“存储单元”也称为一个“字”,一个“字”中所含的位数称为“字长”。
图8-1为一个64位存储器的结构图,64个正方形表示该存储器的64个“基本存储单元”,每4个“基本存储单元”构成1个“存储单元”,故该存储器有16个“字”,其“字长”为4。
这样的存储器称为16×4存储器。
地址
Y0
Y1
位D
位C
位B
位A
位D
位C
位B
位A
X0
X1
X2
X3
X4
1
1
0
1
X5
1
0
0
1
X6
X7
图8-164位存储器结构
8.1.3存储器的性能指标
存储器的性能指标很多,例如存储容量、存取速度、封装形式、电源电压、功耗等,但就实际应用而言,最重要的性能指标是存储器的存储容量和存取时间。
下面就这两项性能指标的具体情况予以说明。
1.存储容量
存储容量是指存储器能够容纳的二进制信息总量,即存储信息的总比特数,也称为存储器的位容量。
存储器的容量=字数(m)×字长(n)。
设存储器芯片的地址线和数据线根数分别是p和q,则该存储器芯片可编址的存储单元总数即字数为
,字长为q。
该存储器芯片的容量为
×q位。
例如:
容量为4K×8位的存储器芯片有地址线12根,数据线8根。
2.存取速度
存储器的存取速度可用“存取时间”和“存储周期”这两个时间参数来衡量。
“存取时间”(AccessTime)是指从微处理器发出有效存储器地址从而启动一次存储器读/写操作,到该操作完成所经历的时间。
很显然,存取时间越短,则存取速度越快。
目前,高速缓冲存储器的存取时间已小于20ns,中速存储器在60ns到100ns之间,低速存储器在100ns以上。
“存储周期”(memorycycle)是连续启动两次独立的存储器操作所需的最小时间间隔。
由于存储器在完成读/写操作之后需要一段恢复时间,所以存储器的存储周期略大于存储器的存取时间。
如果在小于存储周期的时间内连续启动两次存储器访问,那么存取结果的正确性将不能得到保证。
自测练习
1.存储器中可以保存的最小数据单位是()。
(a)比特(b)字节(c)字
2.指出下列存储器各有多少个基本存储单元?
多少个存储单元?
多少个字?
字长?
(a)2K×8位()()()()
(b)256×2位()()()()
(c)1M×4位()()()()
3.ROM是()存储器。
(a)非易失性(b)易失性
(c)读/写(d)以字节组织的
4.数据通过()存储在存储器中。
(a)读操作(b)启动操作
(c)写操作(d)寻址操作
5.RAM给定地址中存储的数据在()情况下会丢失。
(a)电源关闭(b)数据从该地址读出
(c)在该地址写入数据(d)答案(a)和(c)
6.具有256个地址的存储器有( )地址线。
(a)256条(b)6条(c)8条(d)16条
7.可以存储256字节数据的存储容量是( )。
(a)256×1位(b)256×8位
(c)1K×4位 (d)2K×1位
8.2随机存取存储器(RAM)
导读:
在这一节中,你将学习:
⏹RAM的分类与结构
⏹静态RAM(SRAM)
⏹SRAM的存储单元
⏹动态RAM(DRAM)
⏹DRAM的存储单元
8.2.1RAM分类与结构
1.RAM分类
随机存储器也叫可读写存储器,它可分为双极型和MOS型存储器。
双极型存储器由于集成度低、功耗大,在微型计算机系统中使用不多。
目前可读写存储器RAM芯片几乎全是MOS型的。
MOS型RAM按工作方式不同又可分为静态RAM(StaticRAM)和动态RAM(DynamicRAM)。
静态RAM使用触发器作为存储元件,因而只要使用直流电源,就可存储数据。
动态RAM使用电容作为存储单元,如果没有称为刷新的过程对电容再充电的话,就不能长期保存数据。
当电源被移走后,SRAM和DRAM都会丢失存储的数据,因此被归类为易失性内存。
数据从SRAM中读出的速度要比从DRAM中读出的速度快得多。
但是,对于给定的物理空间和成本,DRAM可以比SRAM存储更多的数据,因为DRAM单元更加简单,在给定的区域内,可以比SRAM集成更多的单元。
SRAM和DRAM可以进一步分为更多的类型,其分类结构如图8-2所示。
图8-2RAM的分类
2.RAM的结构
RAM电路通常由存储矩阵、地址译码器和读/写控制电路三部分组成,其电路结构框图如图8-3所示。
图8-3RAM的电路结构框图
存储矩阵由许多结构相同的基本存储单元排列组成,而每一个基本存储单元可以存储一位二进制数据(0或1),在地址译码器和读写控制电路的作用下,将存储矩阵中某些存储单元的数据读出或将数据写入某些存储单元。
地址译码器通常有字译码器和矩阵译码器两种。
在大容量存储器中常采用矩阵译码器,这种译码器是将地址分为行地址和列地址两部分,分别对行地址和列地址进行译码,由它们共同选择存储矩阵中欲读/写的存储单元。
读/写控制电路的作用是对存储器的工作状态进行控制。
为片选输入端,低电平有效,
为读/写控制信号。
当
=0时,RAM为正常工作状态,若
=1,则执行读操作,存储单元里的数据将送到输入/输出端上;若
=0,则执行写操作,加到输入/输出端上的数据将写入存储单元;当
=1时,RAM的输入/输出端呈高阻状态,这时不能对RAM进行读/写操作。
8.2.2静态RAM(SRAM)
1.SRAM的基本存储单元
静态RAM的基本存储单元通常由6个MOS管组成,如图8-4所示。
图中T1、T2为放大管,T3、T4为负载管,这4个MOS管共同组成一个双稳态触发器。
若T1导通,则A点为低电平,这样T2截止,B点为高电平,又保证T1导通;与此类似,T1截止而T2导通时,又是另一种稳定状态。
A点为高电平B点为低电平代表“1”,B点为高电平A点为低电平时代表“0”,这个双稳态触发器可以保存一位二进制数据。
图中T5、T6为本单元控制管,由X地址译码线控制。
T7和T8为一列基本存储单元的
控制管,由Y地址译码线控制。
显然,只有当X、Y地址译码线均为高电平时,T5、T6、T7和T8管都导通,该基本存储单元的输出才能通过T5、T6、T7和T8管和数据线接通。
图8-4六管静态RAM基本存储单元
对基本存储单元写操作时,X、Y地址译码线均为高电平,使T5、T6、T7、T8控制管都导通。
写入“1”时,数据线Di和
上分别输入高、低电平,通过T7、T5置A点为高电平,通过T8、T6置B点为低电平。
当写信号和地址译码信号撤去后,T5、T6、T7和T8重新处于截止状态,于是T1、T2、T3、T4组成的双稳态触发器保存数据“1”。
写入数据“0”的过程与写入“1”时类似。
对基本存储单元读操作时,X、Y地址线均为高电平,使T5、T6、T7、T8控制管导通。
当该基本存储单元存放的数据是“1”时,A点的高电平、B点的低电平分别传给Di和
上,于是读出数据“1”。
存储数据被读出后,基本存储单元原来的状态保持不变。
当基本存储单元存放的数据是“0”时,其读操作与读出数据“1”时类似。
静态RAM存储电路MOS管较多,集成度不高,同时由于T1、T2管必定有一个导通,因而功耗较大。
静态RAM的优点是不需要刷新电路,从而简化了外部控制逻辑电路,此外静态RAM存取速度比动态RAM快,因而通常用作微型计算机系统中的高速缓存。
2.存储矩阵
SRAM中的基本存储单元以行和列组织起来,图8-5为一个n×4阵列的基本SRAM阵列。
行中所有基本存储单元共享相同的行选择线。
数据线的每一个集合(Di,
)进入给定列中的每个单元中,并经过数据输入/输出缓冲器和控制电路,成为单个数据线的一个输入或输出(数据I/O)。
图8-5基本SRAM阵列
3.静态RAM芯片举例
常用的静态RAM芯片主要有6116、6264、62256、628128等,下面简单介绍6116芯片。
6116芯片是2K×8位的高速静态CMOS可读写存储器,片内共有16384个基本存储单元。
在11条地址线中,7条用于行地址译码输入,4条用于列地址译码输入,每条列地址译码线控制8个基本存储单元,从而组成了128×128的存储单元矩阵。
6116的引脚如图8-6所示,在24个引脚中有11条地址线(A0~A10)、8条数据线(I/O1~I/O8)、1条电源线(Vcc)和1条地线(GND),此外还有3条控制线:
片选线
、输出允许
、写允许
。
、
和
的组合决定了6116的工作方式,如表8-1所示。
表8-16116芯片的工作方式
工作方式
0
0
1
读
0
1
0
写
1
×
×
未选
图8-66116芯片引脚图
8.2.3动态RAM(DRAM)
与静态RAM一样,动态RAM也是由许多基本存储单元按行、列形式构成的二维存储矩阵。
在基本存储单元电路中,二进制信息保存在MOS管栅极电容上的,电容上充有电荷表示“1”,电容上无电荷表示“0”,即动态RAM是利用电容存储电荷的原理来保存
信息的。
早期曾有“4管动态RAM基本存储单元电路”和“3管动态RAM基本存储单元电路”。
这两种电路的优点是外围控制电路比较简单,读出信号的幅度也比较大,缺点是电路结构不够简单,不利于提高集成度。
目前,动态RAM基本存储单元是由一个MOS管和一个小电容构成,故称为“单管动态RAM基本存储单元电路”,其结构如图8-7所示。
图8-7单管动态RAM基本存储单元电路
对单管动态RAM存储电路进行读操作时,通过“行地址译码器”使某一条行选择线为高电平,则该行上所有基本存储单元中的MOS管T导通。
这样,各列上的刷新放大器便可读取相应电容上的电压值。
刷新放大器灵敏度很高,放大倍数很大,可将电容上的电压转换为逻辑“1”或“0”,并控制将其重写到存储电容上。
“列地址译码器”电路产生列选择信号,使选中行和该列上的单管动态RAM存储电路受到驱动,从而输出数据。
在进行写操作时,被行选择信号、列选择信号所选中的单管动态RAM存储电路的MOS管T导通,通过刷新放大器和T管,外部数据输入/输出线上的数据被送到电容C上保存。
由于任何电容均存在漏电效应,所以经过一段时间后电容上的电荷会流失殆尽,所存信息也就丢失了。
尽管每进行一次读/写操作实际上是对单管动态存储电路信息的一次恢复或增强,但是读/写操作的随机性不可能保证在一定时间内内存中所有的动态RAM基本存储单元都会有读/写操作。
对电容漏电而引起信息丢失这个问题的解决办法是定期地对内存中所有动态RAM存储单元进行刷新(refresh),使原来表示逻辑“1”电容上的电荷得到补充,而原来表示逻辑“0”的电容仍保持无电荷状态。
所以刷新操作并不改变存储单元的原存内容,而是使其能够继续保持原来的信息存储状态。
刷新是逐行进行的,当某一行选择信号为高电平时,选中了该行,则该行上所连接的各存储单元中电容上的电压值都被送到各自对应的刷新放大器,刷新放大器将信号放大后又立即重写到电容C。
显然,某一时间段内只能刷新某一行,这种刷新操作只能逐行进行。
由于按行刷新时列选择信号总是为低电平,则由列选择信号所控制的MOS管不导通,所以电容上的信息不会被送到外部数据输入/输出线上。
一个由单管基本存储单元电路及相关外围控制电路构成的动态RAM存储阵列如图8-8所示。
由该图可见,整个存储阵列由1024行、1024列构成,具有1M×1组织的1048576位(1M位)DRAM的方块图,图中深灰色的方块表示刷新逻辑。
图8-8动态RAM存储器阵列
与静态RAM相比,动态RAM基本存储单元所用的MOS管少,从而可以提高存储器的存储密度并降低功耗。
动态RAM的缺点是存取速度比静态RAM慢,需要定时刷新,因此须增加相应的刷新支持电路。
但由于DRAM的高存储密度、低功耗及价格便宜等突出优点,使之非常适用于在需要大容量的系统中用作主存储器。
现代计算机均采用各种类型的DRAM作为可读写主存。
自测练习
1.动态存储器(DRAM)存储单元是利用()存储信息的,静态存储器(SRAM)存储单元是利用()存储信息的。
2.为了不丢失信息,DRAM必须定期进行()操作。
3.半导体存储器按读、写功能可分成()和()两大类。
4.RAM电路通常由()、()和()三部分组成。
5.6116RAM有()根地址线()根数据线,其存储容量为()。
8.3只读存储器(ROM)
导读:
在这一节中,你将学习:
⏹ROM的分类与结构
⏹掩膜ROM及其存储单元
⏹可编程ROM及其存储单元
⏹可编程ROM的应用
8.3.1ROM分类与结构
1.ROM分类
ROM是存储固定信息的存储器,与RAM不同,ROM中的信息是由专用装置预先写入的,在正常工作过程中只能读出不能写入。
ROM属于非易失性存储器,即信息一经写入,即便掉电,写入的信息也不会丢失。
ROM的用途是用来存放不需要经常修改的程序或数据,如计算机系统中的BIOS程序、系统监控程序、显示器字符发生器中的点阵代码等。
ROM从功能和工艺上可分为掩膜ROM、可编程的PROM、EPROM和EEPROM等几种类型,其分类结构图如图8-9所示。
图8-9ROM的分类
2.ROM的结构
ROM的电路结构如图8-10所示,由存储矩阵、地址译码器和输出控制电路三部分组成。
图8-10ROM的电路结构框图
存储矩阵由许多基本存储单元排列而成。
基本存储单元可以由二极管构成,也可以由双极型三极管或MOS管构成。
每个基本存储单元能存放一位二进制信息,每一个或一组基本存储单元有一个对应的地址。
地址译码器的作用是将输入的地址译成相应的控制信号,利用这个控制信号从存储矩阵中选出指定的单元,将其中的数据从数据输出端输出。
输出控制电路通常由三态输出缓冲器构成,其作用有两个:
一是提高存储器的承载能力,二是实现输出三态控制,以便与系统总线连接。
8.3.2掩膜ROM
掩膜式ROM通常采用MOS工艺制作。
在芯片制造厂家生产时,根据用户提供的要写入ROM的数据或程序采用二次光刻板的图形(掩膜)将其直接写入(固化),因此称为掩膜ROM。
掩膜ROM中的内容制成后用户则不能修改,只能读出。
图8-11所示是一个简单的4×4位的MOS型ROM存储矩阵,采用单向(横向)译码结构,两位地址线A1A0译码后产生的4个输出分别对应4条字线(W0~W3),可分别选中4个ROM存储单元之一,每个存储单元4位,分别对应于4条位线(D3~D0)。
字线和位线的交叉处有的连有MOS管,有的没有连接MOS管。
若输入的地址线A1A0=00,则地址译码器对应于字线W0的输出为高电平,从而使该字线上连接的MOS管导通,相应的位线(D3和D0)输出为0;相反,该字线上未连接MOS管的相应位线(D2和D1)输出为1。
整个存储矩阵的内容如表8-2所示。
表8-2掩膜ROM存储矩阵的内容
位
单元
D3
D2
D1
D0
0
0
1
1
0
1
0
1
0
1
2
1
0
1
0
3
0
0
0
0
掩膜式ROM的主要特点是:
(1)存储的内容由制造厂家一次性写入,写入后便不能修改,灵活性差;
(2)存储内容固定不变,可靠性高;
(3)少量生产时造价较高,因而只适用于定型批量生产。
例8-1利用掩膜ROM,实现4位二进制码到格雷码变换编程。
解:
4位二进制码变换成格雷码如表8-3所示。
实现转换的ROM的矩阵图如图8-12所示。
表8-3二进制码到格雷码转换表
二进制数
格雷码
二进制数
格雷码
B3
B2
B1
B0
G3
G2
G1
G0
B3
B2
B1
B0
G3
G2
G1
G0
0
0
0
0
0
0
0
0
1
0
0
0
1
1
0
0
0
0
0
1
0
0
0
1
1
0
0
1
1
1
0
1
0
0
1
0
0
0
1
1
1
0
1
0
1
1
1
1
0
0
1
1
0
0
1
0
1
0
1
1
1
1
1
0
0
1
0
0
0
1
1
0
1
1
0
0
1
0
1
0
0
1
0
1
0
1
1
1
1
1
0
1
1
0
1
1
0
1
1
0
0
1
0
1
1
1
1
0
1
0
0
1
0
1
1
1
0
1
0
0
1
1
1
1
1
0
0
0
图8-12例8-1二进制数到格雷码变换的ROM表示方法
8.3.3可编程ROM
可编程ROM便于用户根据自己的需要来写入特定的信息,厂家生产的可编程ROM事先并不存入任何程序和数据,存储矩阵的所有行、列交叉处均连接有二极管、三极管或MOS管。
可编程ROM出厂后用户可以利用芯片的外部引脚输入地址,对存储矩阵中的二极管、三极管或MOS管进行选择,使其写入特定的二进制信息。
根据存储矩阵中存储单元电路的结构不同,可编程的ROM有PROM、EPROM和EEPROM等三种。
1.可编程ROM(ProgrammableROM,简称PROM)
PROM与掩模ROM所不同的是芯片在出厂时,所有的存储单元均被加工成同一状态“0”或“1”,用户可根据需要通过编程器将某些存储单元的状态变成另一状态“1”或“0”。
但这种编程只能进行一次,一旦编程完毕,其内容便不能重写。
PROM的存储单元通常有两种电路形式:
一种是由二极管构成的结击穿型电路;另一种是由晶体三极管组成的熔丝烧断型电路,其结构示意图如图8-13所示。
(a)(b)
图8-13击穿型和熔丝型存储单元电路
击穿型PROM中,每个存储单元都有两个背靠背的二极管如图8-13(a)所示。
这两个二极管将字线和位线断开,相当于每个存储单元都存入“0”。
用户在编程时,可根据需要对选中的存储单元加上一个高电压和大电流,将其反向二极管击穿,仅剩下一个正向导通的二极管,这时位线和字线接通,该存储单元相当于存有信息“1”。
因此,这种编程是一次性的。
熔丝型PROM中,每个存储单元都有一个带熔丝的晶体三极管,其连接图如图8-13(b)所示。
用户编程是逐字逐位进行的,根据需要写入的信息,按字线和位线选择某个存储单元,通过施加规定宽度和幅度的脉冲电流,将该连接三极管发射极的熔丝熔断,使该存储单元的状态被改变成与原状态相反的状态。
熔丝熔断后,便不可恢复,显然,编程也是一次性的。
PROM编程虽然是由用户而不是生产厂家完成,增加了灵活性,但编程是一次性的,且可靠性较差,目前已很少使用。
2.可擦可编程ROM(ErasablePROM,简称EPROM)
EPROM作为一种可以多次擦除和重写的ROM,克服了掩膜式ROM和PROM只能一次性写入的缺点,满足了实际工作中需要多次修改程序或数据的可能,前提条件是存储矩阵中现有的程序或数据必须首先擦除。
因此,EPROM使用比较广泛。
EPROM芯片上方有一个石英玻璃窗口,当用一定波长(如2537A)一定光强(如12000μw/cm2)的紫外线透过窗口照射时,所有存储电路中浮栅上的电荷会形成光电流泄放掉,使浮栅恢复初态。
一般照射20~30分钟后,读出各单元的内容均为FFH,说明EPROM中内容已被擦除。
EPROM的擦除和编程写入是采用专门的编程器设备完成的。
因此,对于编程好的EPROM要用不透光的胶纸将受光窗口封住,以保护芯片不受荧光或太阳光的紫外光照射而造成信息丢失。
太阳光大约在一周内可擦除EPROM,而室内荧光大约在三年内可擦除EPROM。
图8-14是紫外EPROM(UVEPROM)的外观图,上面的透明石英玻璃窗口是识别UVEPROM的标志。
图8-14紫外EPROM(UVEPROM)的外观图
常用的EPROM有2716(2K×8位)、2732(4K×8位)、2764(8K×8位)和27512(64K×8位)等。
图8-15所示
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 存储器 可编程 器件